![]() 鰭式場效電晶體及其製造方法
专利摘要:
本發明提供一種鰭式場效電晶體及其製造方法。上述鰭式場效電晶體包括一基板,包括一頂面;一第一鰭和一第二鰭,延伸於基板的頂面的上方,其中第一鰭和第二鰭各自具有一頂面和側邊;一絕緣層,介於第一鰭和第二鰭之間,且從基板的頂面延伸至部分的第一鰭和第二鰭上;一第一閘極介電質,覆蓋第一鰭的頂面和側邊且具有一第一厚度,以及一第二閘極介電質,覆蓋第二鰭的頂面和側邊且具有小於第一厚度的一第二厚度;一導電閘極條狀物,穿過第一閘極介電質和第二閘極介電質兩者。 公开号:TW201320340A 申请号:TW101111996 申请日:2012-04-05 公开日:2013-05-16 发明作者:Clement Hsingjen Wann;Ling-Yen Yeh;Chi-Yuan Shih;Yi-Tang Lin;Chih-Sheng Chang 申请人:Taiwan Semiconductor Mfg; IPC主号:H01L21-00
专利说明:
鰭式場效電晶體及其製造方法 本發明係有關於一種積體電路的製造方法,特別係有關於一種鰭式場效電晶體的製造方法。 半導體製程係致力於提高元件密度、提高元件性能、及降低成本以進展至奈米技術製程節點,然而在發展例如鰭式場效電晶體(以下簡稱FinFET)之三維設計時會導致製造和設計問題的挑戰。係利用從一基板延伸之薄的、垂直的鰭(或鰭狀結構)來製造一習知FinFET,舉例來說,藉由蝕刻至基板的一矽層內之方式來形成上述習知FinFET。而FinFET的通道係定義於上述垂直的鰭內。一閘極係位於(包圍)鰭的三個側邊上。通道區的兩側上具有一閘極造係允許閘極於通道的兩側控制通道。另外,利用選擇性成長矽鍺之位於之凹陷的源/汲極部分中的應力材料可用於增加載子動能。因此,FinFET係具有高電流和降低短通道效應之優點。 然而,於互補式金氧半導體(CMOS)製程中應用這些元件和製程會遭受到挑戰。舉例來說,因為在可實行的FinFET製程中,FinFET由複數個完全相同的鰭構成,所以使用FinFET的電路會難以達到具有彈性的電路設計。 因此,在此技術領域中,有需要一種改良的鰭式場效電晶體及其製造方法,以克服習知技術的缺點。 有鑑於此,本發明一實施例係提供一種鰭式場效電晶體。上述鰭式場效電晶體包括一基板,包括一頂面;一第一鰭和一第二鰭,延伸於上述基板的上述頂面的上方,其中上述第一鰭具有一頂面和側邊,且上述第二鰭具有一頂面和側邊;一絕緣層,介於上述第一鰭和上述第二鰭之間,且從上述基板的上述頂面延伸至部分的上述第一鰭和上述第二鰭;一第一閘極介電質,覆蓋上述第一鰭的上述頂面和上述些側邊且具有一第一厚度,以及一第二閘極介電質,覆蓋上述第二鰭的上述頂面和上述些側邊且具有一第二厚度;以及一導電閘極條狀物,穿過上述第一閘極介電質和上述第二閘極介電質兩者。 本發明另一實施例係提供一種鰭式場效電晶體。上述鰭式場效電晶體包括於一基板,包括一頂面;一第一鰭和一第二鰭,延伸於上述基板的上述頂面的上方,其中上述第一鰭具有一頂面和側邊,且上述第二鰭具有一頂面和側邊;一絕緣層,介於上述第一鰭和上述第二鰭之間,且從上述基板的上述頂面延伸至部分的上述第一鰭和上述第二鰭,其中上述絕緣層的一頂面大體上與上述第一鰭的上述頂面共平面;一第一閘極介電質,覆蓋上述第一鰭的上述頂面和上述些側邊且具有一第一厚度,以及一第二閘極介電質,覆蓋上述第二鰭的上述頂面和上述些側邊且具有小於上述第一厚度的一第二厚度;以及一導電閘極條狀物,穿過上述第一閘極介電質和上述第二閘極介電質兩者。 本發明又一實施例係提供一種鰭式場效電晶體的製造方法。上述鰭式場效電晶體的製造方法包括提供一基板,其具有一第一鰭和一第二鰭,延伸於一基板頂面的上方,其中上述第一鰭具有一頂面和側邊,且上述第二鰭具有一頂面和側邊;形成一絕緣層,介於上述第一鰭和上述第二鰭之間,且從上述基板的上述頂面延伸至部分的上述第一鰭和上述第二鰭;於上述第一鰭和上述第二鰭上方形成一感光層;圖案化上述感光層,以暴露出位於上述絕緣層上方的部分上述第一鰭且覆蓋上述第二鰭;使用一電漿摻雜製程,形成一第一閘極介電質,覆蓋上述第一鰭的上述頂面和上述些側邊且具有一第一厚度;移除上述感光層;形成一第二閘極介電質,覆蓋上述第二鰭的上述頂面和上述些側邊且具有小於上述第一厚度的一第二厚度;以及形成一導電閘極條狀物,穿過上述第一閘極介電質和上述第二閘極介電質兩者。 以下以各實施例詳細說明並伴隨著圖式說明之範例,做為本發明之參考依據。在不脫離本發明之精神和範圍內,任何熟悉此項技藝者,可依據此項技藝,以清楚地形成本發明其他的實施例。而本發明之保護範圍僅為申請專利範圍之附屬項所限制。 請參考第1圖,其顯示本發明不同實施例之鰭式場效電晶體(FinFET)的製造方法100的製程流程圖。方法100始於步驟102,提供一基板,其具有一第一鰭和一第二鰭,延伸於一基板頂面的上方,其中第一鰭和第二鰭各自具有一頂面和側邊。接著,在步驟104中,形成一絕緣層,介於上述第一鰭和上述第二鰭之間,且從上述基板的上述頂面延伸至部分的上述第一鰭和上述第二鰭。接著,在步驟106中,於上述第一鰭和上述第二鰭的三個表面上方形成一感光層(意即包圍第一鰭和上述第二鰭)。接著,在步驟108中,圖案化上述感光層,以暴露出位於上述絕緣層上方的部分上述第一鰭且同時持續覆蓋上述第二鰭。接著,在步驟110中,使用一電漿摻雜製程,形成一第一閘極介電質,覆蓋上述第一鰭的上述頂面和上述些側邊(意即包圍第一鰭)且具有一第一厚度。接著,在步驟112中,移除上述感光層。接著,在步驟114中,形成一第二閘極介電質,覆蓋上述第二鰭的上述頂面和上述些側邊(意即包圍第二鰭)且具有小於上述第一厚度的一第二厚度。接著,在步驟116中,形成一導電閘極條狀物,穿過上述第一閘極介電質和上述第二閘極介電質兩者。後續會說明如第1圖所示的方法。 第2至10B圖為本發明不同實施例之FinFET 200的不同製程步驟剖面圖。在本發明實施例中,FinFET 200係有關於任何鰭式電晶體或多重閘極電晶體。上述FinFET 200可包括一微處理器(microprocessor)、記憶體及/其他積體電路(IC)。注意第1圖所示的方法不會製造出一完整的FinFET 200。可使用互補式金氧半導體(CMOS)技術製程製造完整的FinFET 200。另外,可以了解的是可於第1圖所示的方法的之前、之中或之後提供額外的步驟,並且可僅於說明書中簡單描述一些其他的製程。並且,第1至10B圖係經過簡化,以更為了解本發明的發明概念。舉例來說,雖然圖式係顯示FinFET 200,可以了解的是積體電路可包括數個包括電阻、電容、電感、保險絲及/或其他常用的元件。 請參考第2圖,提供一基板202。在本發明一實施例中,基板202可包括一結晶矽基板(例如晶圓)。基板202可包括依據設計要求的不同摻雜區(例如p型基板或n型基板)。在本發明一些實施例中,上述摻雜區可摻雜p型或n型摻質。舉例來說,上述摻雜區可摻雜例如硼或二氟化硼(BF2)的p型摻質、例如磷或砷的n型摻質及/或上述組合。上述摻雜區可用來構成一n型鰭式場效電晶體,或用來構成一p型鰭式場效電晶體。 在本發明其他實施例中,上述基板202可包括例如鑽石或鍺的其他適當元素半導體,或包括例如砷化鎵(gallium arsenic)、碳化矽(silicon carbide)、砷化銦(indium arsenide)或磷化銦(indium phosphide)的一適當化合物半導體,或包括例如碳鍺化矽(silicon germanium carbide)、磷砷化鎵(gallium arsenic phosphide)、磷銦化鎵(gallium indium phosphide)的一適當合金半導體。此外,上述基板202可包括一磊晶層,可對上述基板202施加應力以增加其性能表現,及/或可包括一絕緣層上覆矽(SOI)基板。 可於蝕刻至上述基板202之後,於一基板頂面的上方形成上述鰭,其中上述鰭各別具有一頂面和側邊。在本發明一些實施例中,於上述半導體基板202上形成一墊層204a和一遮罩層204b。上述墊層204a可為包括氧化矽的一薄膜,且例如可使用一熱氧化製程形成上述墊層204a。上述墊層204a可做為半導體基板202和遮罩層204b之間的一黏著層。上述墊層204a也可做為蝕刻遮罩層204b的蝕刻停止層。在本發明一些實施例中,遮罩層204b可為氮化矽,且例如可使用低壓化學氣相沉積(LPCVD)法、電漿增強型化學氣相沉積(PECVD)法的製程形成形成上述遮罩層204b。上述遮罩層204b可做為後續微影製程的一硬遮罩層。於上述遮罩層204b上形成一感光層206,接著圖案化感光層206,以於感光層206中形成開口208。 請參考第3圖,藉由開口208蝕刻遮罩層204b和墊層204a,暴露其下的半導體基板202。然後,蝕刻暴露出的半導體基板202,以形成具有一基板頂面202s的溝槽210。位於溝槽210之間的部分半導體基板202係形成複數個各自獨立的半導體鰭。在本發明一些實施例中,上述各自獨立的半導體鰭包括第一鰭212_1和第二鰭212_2。在本發明其他實施例中,上述各自獨立的半導體鰭包括第一鰭212_1、第二鰭212_2和第三鰭212_3。溝槽210可為彼此平行的條狀物(在上視圖中),且彼此接近。舉例來說,溝槽210之間的間隙S可小於30 nm。在本發明一些實施例中,溝槽210之間的間隙S可介於15 nm和30 nm之間。在本發明其他實施例中,溝槽210之間的間隙S可介於2 nm和15 nm之間。之後,移除上述感光層206。接著,可進行一清潔製程以移除半導體基板202的原生氧化物。可使用稀釋氫氟酸(DHF)進行上述清潔製程。 當溝槽210的寬度W約介於300和1500之間時,溝槽210的深度D可約介於2100和2500之間。在本發明一些實施例中,溝槽210的深寬比(D/W)約大於7.0。在本發明其他實施例中,雖然溝槽210的深寬比(D/W)也可約小於7.0,然而溝槽210的深寬比(D/W)可約大於8.0,或約介於7.0和8.0之間。然而熟習此技藝者當可了解說明書中的尺寸和數值僅做為實施例,且可改變上述尺寸和數值以適用於不同尺度的積體電路。 可於上述鰭之間形成一絕緣層,上述絕緣層從上述基板頂面202s延伸至上述鰭上,將上述鰭彼此隔開。在本發明一些實施例中,可選擇性於溝槽210中形成墊氧化層(圖未顯示)。在本發明一些實施例中,上述墊氧化層可為厚度約介於20和500之間的熱氧化層。在本發明其他實施例中,可使用臨場蒸氣產生製程(in situ steam generation,ISSG)或類似的製程形成上述熱氧化層。上述墊氧化層的形成可圓滑溝槽210的轉角,其可降低電場且因此改善積體電路的性能。 接著,在本發明一些實施例中,可以一介電材料216填充溝槽210。第4圖係顯示沉積介電材料216之後的最終結構。介電材料216可包括氧化矽,然而也可使用例如氮化矽、氮氧化矽、摻氟矽玻璃(FSG)或一低介電常數介電材料等其他的介電材料。在本發明一些實施例中,可利用高密度電漿(HDP)CVD法,使用甲烷(SiH4)和氧氣(O2)做為前驅反應物形成介電材料216。在本發明其他實施例中,可利用次大氣壓CVD(SACVD)法或高深寬比(HARP)法形成介電材料216,其中製程氣體可包括四乙氧基矽烷(TEOS)和臭氧(O3)。在本發明其他實施例中,可利用旋塗介電質(Spin on dielectric,SOD)製程形成例如含氫矽酸鹽類低介電常數材質(Hydrogen Silsesquioxane,HSQ)或含甲基矽酸鹽類低介電常數材質(Methylsilsesquioxane,MSQ)之介電材料216。 在本發明一些實施例中,之後進行化學機械研磨(CMP)製程,接著移除遮罩層204b和墊層204a,以形成第5圖所示的結構。介電材料216在溝槽210中的剩餘部分之後係視為一絕緣層217。如果遮罩層204b由氮化矽構成,可利用使用熱磷酸(hot H3PO4)的一濕式製程移除遮罩層204b,且如果墊層204a由氧化矽構成,可使用氫氟酸(HF)移除墊層204a。在本發明其他實施例中,可於凹陷絕緣層217之後進行遮罩層204b和墊層204a的移除製程,且上述凹陷製程以第6圖顯示。 如第6圖所示,利用一蝕刻步驟凹陷絕緣層217產生凹陷214,以形成複數個半導體鰭(標示為212_1、212_2和212_3)的複數個上部(標示為222_1、222_2和222_3)。在本發明一些實施例中,剩餘絕緣層217可包括一第一絕緣層217_1,用以隔開第一鰭212_1和第二鰭212_2,且第二絕緣層217_2係用以隔開第二鰭212_2和第三鰭212_3。在本發明一些實施例中,可利用濕蝕刻製程進行蝕刻步驟,舉例來說,將FinFET 200浸泡於氫氟酸(HF)中。在本發明其他實施例中,可利用乾蝕刻製程進行蝕刻步驟,舉例來說,可使用三氟甲烷(CHF3)或三氟化硼(BF3)做為蝕刻氣體來進行乾蝕刻製程。 在本發明一些實施例中,剩餘絕緣層217包括平坦的頂面217t。在本發明其他實施例中,剩餘的絕緣層217包括彎曲的頂面(圖未顯示)。並且,突出於剩餘絕緣層217之平坦的頂面217t上方之複數個半導體鰭的複數個上部係用以形成將FinFET 200的通道區。換句話說,第一鰭222_1和第二鰭222_2之間的(剩餘)第一絕緣層217_1從基板頂面202s延伸至部分第一鰭212_1和第二鰭212_2上。第二鰭212_2和第三鰭212_3之間的(剩餘)第二絕緣層217_2從基板頂面202s延伸至部分第二鰭212_2和第三鰭212_3上。在本發明一些實施例中,複數個半導體鰭的複數個上部係各自包括一頂面(標示為222t_1、222t_2和222t_3)和側壁(標示為222s_1、222s_2和222s_3)。半導體鰭的上部的高度H可介於15nm和50nm之間,然而上述高度可大於或小於上述範圍。 在本發明一些實施例中,此時的製程步驟係提供基板202,其具有延伸於基板頂面202s上方的第一鰭212_1和第二鰭212_2,其中第一鰭212_1和第二鰭212_2各自包括頂面222t_1、222t_2和側壁222s_1、222s_2,其中第一鰭212_1和第二鰭212_2之間的第一絕緣層217_1從基板頂面202s延伸至部分第一鰭212_1和第二鰭212_2上。之後,形成一導電閘極條狀物,覆蓋第一鰭212_1和第二鰭212_2的頂面222t_1、222t_2和側壁222s_1、222s_2,建立第一鰭212_1和第二鰭212_2之間的電性連接,以形成一鰭式場效電晶體。應注意由複數個完全相同的鰭構成的鰭式場效電晶體對於量產鰭式場效電晶體是可實行的,但是如果鰭式場效電晶體包括多於需求的鰭,會產生過量的開啟電流(on-current),因而當電路使用鰭式場效電晶體時會減少電路設計的彈性。 因此,如下述第7至10B圖所討論的製程可於一選定的鰭上形成一較薄的閘極介電質,使一鰭式場效電晶體的上述選定鰭能夠形成通道區,但是於未選定的鰭形成一較厚的閘極介電質,使一鰭式場效電晶體的上述未選定鰭不能形成通道區。上述製程有助於防止鰭式場效電晶體過的量開啟電流的問題,因而增加鰭式場效電晶體電路設計的彈性。 請參考第7圖,利用例如旋轉塗佈(spin-on coating)製程之一適當製程,於第一鰭212_1和第二鰭212_2上方形成一感光層218。在本發明一些實施例中,可圖案化感光層218,以暴露第一絕緣層217_1上方的第一鰭212_1,且覆蓋第二鰭212_2。 第8A圖係顯示第7圖的FinFET 200形成覆蓋第一鰭212_1的頂面222t_1x和側壁222s_1x的第一閘極介電質224a之後的結構。係使用一電漿摻雜製程220來進行形成第一閘極介電質224a的製程步驟,以避免損傷感光層218。第8B圖係顯示第7圖的FinFET 200形成形成覆蓋第一鰭212_1的頂面222t_1y的第一閘極介電質224b之後的結構。係使用一電漿摻雜製程220來進行形成第一閘極介電質224b的製程步驟,以避免損傷感光層218。在本發明一些實施例中,電漿摻雜製程220可包括一含氧電漿摻雜製程。舉例來說,可於製程功率約為260至2500W、偏壓約為-200V至-20kV、製程壓力約為1至50mTorr、使用氧(O2)、臭氧(O3)或水氣(H2O)做為摻雜氣體之條件下來進行電漿摻雜製程220。接著,移除感光層218。 應注意可調整電漿摻雜製程220所使用的偏壓,使得第一閘極介電質224a或224b的厚度得到更好的控制,以使第一鰭212_1的氧化達到想要的輪廓。舉例來說,電漿摻雜製程係直接使用電漿離子流入反應腔室以發生反應,藉以於鰭的暴露表面上形成一反應邊界層,且上述邊界層會依照摻質濃度的變化而改變。 正好相反,脈衝電漿摻雜製程的概念係使用氣體流入反應腔室,並使用週期性電壓法,使用增加/不增加電壓控制,從氣體分離出正離子。然後上述正離子朝鰭的表面移動,使上述邊界層均勻且不變。因此,可控制驅動力維持一定值。 在本發明一些實施例中,在進行電漿摻雜製程220之後,對第一閘極介電質224a或224b退火。在本發明其他實施例中,於形成一第二閘極介電質234(如第9A、9B圖所示)之後,對第一閘極介電質224a或224b退火。換句話說,可於形成一第二閘極介電質234之後同時對第一閘極介電質224a或224b和第二閘極介電質234退火。 如果電漿摻雜製程驅動的氧分子太靠近第一鰭212_1的表面,第一鰭212_1的上部的外部會因為與電漿離子反應形成第一閘極介電質224a而部分消耗,第二鰭212_2的上部被感光層218保護(如第8A圖所示)。因此,第一閘極介電質224a覆蓋第一鰭212_1的剩餘上部222_1x的頂面222t_1x和側壁222s_1x。在本發明一些實施例中,第一鰭212_1的頂面222t_1x低於第二鰭212_2的頂面222t_2。在本發明其他實施例中,絕緣層217的頂面217t低於第一鰭212_1的頂面222t_1x。在本發明又其他實施例中,延伸於絕緣層217上的第一鰭212_1的上部222_1x薄於延伸於絕緣層217上的第二鰭212_2的上部。 如果電漿摻雜製程驅動的氧分子太靠近第一鰭212_1的中心,位於絕緣層217的頂面217t上的第一鰭212_1的材料會因為與電漿離子反應形成第一閘極介電質224a而完全消耗(如第8B圖所示)。換句話說,絕緣層217的頂面217t大體上與第一鰭212_1的頂面222t_1y共平面。在本發明一些實施例中,第一鰭212_1的頂面222t_1y低於第二鰭212_2的頂面222t_2。由於操作鰭式場效電晶體時不需開啟第一鰭212_1(未選定的鰭),所以可允許位於絕緣層217下方的第一鰭212_1的額外材料消耗。 在本發明一些實施例中,延伸於絕緣層217上的第一鰭212_1的寬度W1對延伸於絕緣層217上的第二鰭212_2的的寬度W2比值可從0至0.95。在本發明一些實施例中,延伸於絕緣層217上的第一鰭212_1的高度h1對延伸於絕緣層217上的第二鰭212_2的的高度h2比值可從0至0.95。 請參考第9A、9B圖,形成第一閘極介電質224a或224b且移除感光層218之後,形成一第二閘極介電質234,覆蓋第二鰭212_2的頂面222t_2和側壁222s_2以及第一閘極介電質224a或224b。在本發明一些實施例中,第二閘極介電質234可包括氧化矽、氮化矽、氮氧化矽或高介電常數(high-k)介電材料。上述高介電常數(high-k)介電材料包括金屬氧化物。用於高介電常數(high-k)介電材料的金屬氧化物可包括鋰(Li)、鈹(Be)、鎂(Mg)、鈣(Ca)、鍶(Sr)、鈧(Sc)、釔(Y)、鋯(Zr)、鉿(Hf)、鋁(Al)、鑭(La)、鈰(Ce)、鏷(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)、鎦(Lu)的氧化物及上述混合物。可使用例如原子層沉積(ALD)法、化學氣相沉積(CVD)法、物理氣相沉積(PVD)法、熱氧化法、紫外線-臭氧氧化法或上述組合等適當製程形成第二閘極介電質234。第二閘極介電質234可更包括一中介層(圖未顯示)以降低第二閘極介電質234和第二鰭212_2之間的損傷。上述中介層可包括氧化矽。 在本發明一些實施例中,第二閘極介電質234為一高介電常數(high-k)層,其具有範圍約為10至30的一第二厚度t2。結構上來說,係結合第一閘極介電質224a或224b和覆蓋第一閘極介電質224a或224b的部分第二閘極介電質234且此後視為一閘極介電質225。因此,結合後的閘極介電質225的一第一厚度t1為第一閘極介電質224a或224b的厚度tx和第二閘極介電質234的第二厚度t2的總合。換句話說,覆蓋第一鰭212_1的頂面222t_1x或222t_1y的閘極介電質225具有第一厚度t1,且覆蓋第二鰭212_2的頂面222t_2和側壁222s_2具有小於第一厚度t1的第二厚度t2。在本發明一些實施例中,第一厚度t1對第二厚度t2的比值可從1.05至2。 請參考第10A和10B圖,於第二閘極介電質234的形成製程之後,形成一導電閘極條狀物226穿過第一閘極介電質224a或224b和第二閘極介電質234兩者上方。在本發明一些實施例中,導電閘極條狀物226係覆蓋多於一個半導體鰭212_1、212_2,使最終的FinFET 200包括多於一個鰭。在本發明一些實施例中,導電閘極條狀物226可包括多晶矽。並且,導電閘極條狀物226可為均勻摻雜或非均勻摻雜的摻雜多晶矽。在本發明其他實施例中,導電閘極條狀物226可包括N型功函數金屬,其中上述鰭式場效電晶體為一n型鰭式場效電晶體,且其中N型功函數金屬包括一金屬,其擇自鈦(Ti)、銀(Ag)、鋁(Al)、鈦化鋁(TiAl)、氮化鋁鈦(TiAlN)、碳化鉭(TaC)、氮化碳鉭(TaCN)、氮化矽鉭(TaSiN)、錳(Mn)和鋯(Zr)所組成之族群。在本發明其他實施例中,可包括P型功函數金屬,其中上述鰭式場效電晶體為一p型鰭式場效電晶體,且其中P型功函數金屬包括一金屬,其擇自氮化鈦(TiN)、氮化鎢(WN)、氮化鉭(TaN)和釕(Ru)所組成之族群。在本發明一些實施例中,導電閘極條狀物226的厚度範圍約為30nm至60nm。可使用例如原子層沉積(ALD)法、化學氣相沉積(CVD)法、物理氣相沉積(PVD)法、電鍍法或上述組合之一適當製程形成導電閘極條狀物226。 在本發明一些實施例中,一FinFET 200包括一基板202,包括一頂面202s;一第一鰭212_1和一第二鰭212_2,延伸於基板202的頂面202s的上方,其中第一鰭212_1和第二鰭212_2各自具有一頂面和側邊;一絕緣層217,介於第一鰭212_1和一第二鰭212_2之間,且從基板202的頂面202s延伸至部分的第一鰭212_1和第二鰭212_2上;一第一閘極介電質224a或224b,覆蓋第一鰭212_1的頂面222t_1x和側邊222s_1x且具有一第一厚度t1,以及一第二閘極介電質234,覆蓋第二鰭212_2的該頂面222t_2和側邊222s_2且具有一第二厚度t2;以及一導電閘極條狀物226,穿過第一閘極介電質224a或224b和第二閘極介電質234兩者。因此,本發明實施例之FinFET 200的製造方法可製造一鰭式場效電晶體,當操作鰭式場效電晶體時會開啟具有較薄閘極介電質之選定的鰭(第二鰭)時,不會開啟具有較厚閘極介電質之未選定的鰭(第一鰭),因而增加鰭式場效電晶體電路設計的彈性。 了解可對FinFET 200進行更進一步的CMOS製程,以形成例如源/汲極、接觸插塞/介層孔插塞、內連線金屬層、介電層、保護層及其他常用元件等不同元件。 依據本發明一些實施例的一鰭式場效電晶體包括一基板,包括一頂面;一第一鰭和一第二鰭,延伸於該基板的該頂面的上方,其中該第一鰭具有一頂面和側邊,且該第二鰭具有一頂面和側邊;一絕緣層,介於該第一鰭和該第二鰭之間,且從該基板的該頂面延伸至部分的該第一鰭和該第二鰭;一第一閘極介電質,覆蓋該第一鰭的該頂面和該些側邊且具有一第一厚度,以及一第二閘極介電質,覆蓋該第二鰭的該頂面和該些側邊且具有一第二厚度;以及一導電閘極條狀物,穿過該第一閘極介電質和該第二閘極介電質兩者。 依據本發明其他實施例的一鰭式場效電晶體包括一基板,包括一頂面;一第一鰭和一第二鰭,延伸於該基板的該頂面的上方,其中該第一鰭具有一頂面和側邊,且該第二鰭具有一頂面和側邊;一絕緣層,介於該第一鰭和該第二鰭之間,且從該基板的該頂面延伸至部分的該第一鰭和該第二鰭,其中該絕緣層的一頂面大體上與該第一鰭的該頂面共平面;一第一閘極介電質,覆蓋該第一鰭的該頂面和該些側邊且具有一第一厚度,以及一第二閘極介電質,覆蓋該第二鰭的該頂面和該些側邊且具有小於該第一厚度的一第二厚度;以及一導電閘極條狀物,穿過該第一閘極介電質和該第二閘極介電質兩者。 依據本發明又其他實施例的一鰭式場效電晶體的製造方法,包括提供一基板,其具有一第一鰭和一第二鰭,延伸於一基板頂面的上方,其中該第一鰭具有一頂面和側邊,且該第二鰭具有一頂面和側邊;形成一絕緣層,介於該第一鰭和該第二鰭之間,且從該基板的該頂面延伸至部分的該第一鰭和該第二鰭;於該第一鰭和該第二鰭上方形成一感光層;圖案化該感光層,以暴露出位於該絕緣層上方的部分該第一鰭且覆蓋該第二鰭;使用一電漿摻雜製程,形成一第一閘極介電質,覆蓋該第一鰭的該頂面和該些側邊且具有一第一厚度;移除該感光層;形成一第二閘極介電質,覆蓋該第二鰭的該頂面和該些側邊且具有小於該第一厚度的一第二厚度;以及形成一導電閘極條狀物,穿過該第一閘極介電質和該第二閘極介電質兩者。 雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定為準。 100...方法 102、104、106、108、110、112、114、116...步驟 200...鰭式場效電晶體 202...基板 202s...基板頂面 202s...基板頂面 204a...墊層 204b...遮罩層 206...感光層 208...開口 210...溝槽 212_1...第一鰭 212_2...第二鰭 212_3...第三鰭 214...凹陷 216...介電材料 217...絕緣層 217_1...第一絕緣層 217_2...第二絕緣層 217t、222t_1、222t_2、222t_3、222t_1x、222t_1y...頂面 218...感光層 222s_1、222s_2、222s_3、222s_1x...側壁 222_1、222_2、222_3、222_1x...上部 224a、224b...第一閘極介電質 225...閘極介電質 226...導電閘極條狀物 234...第二閘極介電質 D...深度 W...寬度 S...間隙 H、h1、h2...高度 W1、W2...寬度 t1、t2、tx...厚度 第1圖為本發明不同實施例之鰭式場效電晶體的製造方法的製程流程圖。 第2-7、8A-8B、9A-9B、10A-10B圖為本發明不同實施例之鰭式場效電晶體的不同製程步驟剖面圖。 200...鰭式場效電晶體 202...基板 212_1...第一鰭 212_2...第二鰭 217_1...第一絕緣層 217_2...第二絕緣層 225...閘極介電質 226...導電閘極條狀物 234...第二閘極介電質
权利要求:
Claims (10) [1] 一種鰭式場效電晶體,包括:一基板,包括一頂面;一第一鰭和一第二鰭,延伸於該基板的該頂面的上方,其中該第一鰭具有一頂面和側邊,且該第二鰭具有一頂面和側邊;一絕緣層,介於該第一鰭和該第二鰭之間,且從該基板的該頂面延伸至部分的該第一鰭和該第二鰭;一第一閘極介電質,覆蓋該第一鰭的該頂面和該些側邊且具有一第一厚度t1,以及一第二閘極介電質,覆蓋該第二鰭的該頂面和該些側邊且具有一第二厚度t2;以及一導電閘極條狀物,穿過該第一閘極介電質和該第二閘極介電質兩者。 [2] 如申請專利範圍第1項所述之鰭式場效電晶體,其中延伸該絕緣層上方的部分該第一鰭的厚度小於延伸該絕緣層上方的部分該第二鰭的厚度。 [3] 如申請專利範圍第1項所述之鰭式場效電晶體,其中該第一鰭的該頂面低於該第二鰭的該頂面。 [4] 如申請專利範圍第1項所述之鰭式場效電晶體,其中該絕緣層的一頂面低於該第一鰭的該頂面。 [5] 如申請專利範圍第1項所述之鰭式場效電晶體,其中於開啟該第二鰭且不開啟該第一鰭的條件下操作該鰭式場效電晶體。 [6] 一種鰭式場效電晶體,包括:一基板,包括一頂面;一第一鰭和一第二鰭,延伸於該基板的該頂面的上方,其中該第一鰭具有一頂面和側邊,且該第二鰭具有一頂面和側邊;一絕緣層,介於該第一鰭和該第二鰭之間,且從該基板的該頂面延伸至部分的該第一鰭和該第二鰭,其中該絕緣層的一頂面大體上與該第一鰭的該頂面共平面;一第一閘極介電質,覆蓋該第一鰭的該頂面和該些側邊且具有一第一厚度,以及一第二閘極介電質,覆蓋該第二鰭的該頂面和該些側邊且具有小於該第一厚度的一第二厚度;以及一導電閘極條狀物,穿過該第一閘極介電質和該第二閘極介電質兩者。 [7] 如申請專利範圍第6項所述之鰭式場效電晶體,其中該第一鰭的該頂面低於該第二鰭的該頂面。 [8] 一種鰭式場效電晶體的製造方法,包括下列步驟:提供一基板,其具有一第一鰭和一第二鰭,延伸於一基板頂面的上方,其中該第一鰭具有一頂面和側邊,且該第二鰭具有一頂面和側邊;形成一絕緣層,介於該第一鰭和該第二鰭之間,且從該基板的該頂面延伸至部分的該第一鰭和該第二鰭上;於該第一鰭和該第二鰭上方形成一感光層;圖案化該感光層,以暴露出位於該絕緣層上方的部分該第一鰭且覆蓋該第二鰭;使用一電漿摻雜製程,形成具有一第一厚度的一第一閘極介電質,覆蓋該第一鰭的該頂面和該些側邊;移除該感光層;形成具有小於該第一厚度的一第二厚度的一第二閘極介電質,覆蓋該第二鰭的該頂面和該些側邊;以及形成一導電閘極條狀物,穿過該第一閘極介電質和該第二閘極介電質兩者。 [9] 如申請專利範圍第8項所述之鰭式場效電晶體的製造方法,其中該電漿摻雜製程包括一含氧電漿摻雜製程。 [10] 如申請專利範圍第8項所述之鰭式場效電晶體的製造方法,更包括:於該電漿摻雜製程之後對該第一閘極介電質退火;以及形成該第二閘極介電質程後同時對該第一閘極介電質和該第二閘極介電質退火。
类似技术:
公开号 | 公开日 | 专利标题 TWI495106B|2015-08-01|鰭式場效電晶體及其製造方法 US10388767B2|2019-08-20|Fin field effect transistor having angled fin sidewall US9306037B2|2016-04-05|Dummy gate electrode of semiconductor device US9287129B2|2016-03-15|Method of fabricating FinFETs US9368497B2|2016-06-14|Fin field-effect transistors and fabrication method thereof TWI474460B|2015-02-21|半導體元件的接觸結構、金氧半場效電晶體、與製作半導體元件的方法 KR100772114B1|2007-11-01|반도체 소자의 제조방법 TW201436213A|2014-09-16|積體電路元件及其製造方法 US9991375B2|2018-06-05|Metal gate electrode of a semiconductor device US8378428B2|2013-02-19|Metal gate structure of a semiconductor device CN105529357A|2016-04-27|用于FinFET的方法和结构 CN102194754A|2011-09-21|半导体装置及其制造方法 TW201903858A|2019-01-16|半導體裝置的製造方法 TW201742123A|2017-12-01|半導體裝置及其形成方法 US9941372B2|2018-04-10|Semiconductor device having electrode and manufacturing method thereof CN107039272B|2020-02-07|鳍式晶体管的形成方法 CN106952816B|2020-07-10|鳍式晶体管的形成方法 TWI749798B|2021-12-11|半導體裝置及其形成方法
同族专利:
公开号 | 公开日 KR20130051861A|2013-05-21| US8963257B2|2015-02-24| US20150132912A1|2015-05-14| US20130119482A1|2013-05-16| DE102012102783A1|2013-05-16| SG10201501916QA|2015-05-28| US9257343B2|2016-02-09| CN103107196B|2016-01-13| CN103107196A|2013-05-15| DE102012102783B4|2020-01-23| KR101348032B1|2014-01-03| US20160155826A1|2016-06-02| US9525049B2|2016-12-20| SG190469A1|2013-06-28| TWI495106B|2015-08-01|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 TWI550727B|2013-09-26|2016-09-21|英特爾股份有限公司|用於系統單晶片(SoC)應用的垂直非平面半導體裝置| TWI579905B|2015-04-24|2017-04-21|台灣積體電路製造股份有限公司|半導體結構及其製造方法|KR100546488B1|2003-12-26|2006-01-26|한국전자통신연구원|반도체 소자의 제조 방법| US7115947B2|2004-03-18|2006-10-03|International Business Machines Corporation|Multiple dielectric finfet structure and method| US7501336B2|2005-06-21|2009-03-10|Intel Corporation|Metal gate device with reduced oxidation of a high-k gate dielectric| US7709303B2|2006-01-10|2010-05-04|Freescale Semiconductor, Inc.|Process for forming an electronic device including a fin-type structure| US7811890B2|2006-10-11|2010-10-12|Macronix International Co., Ltd.|Vertical channel transistor structure and manufacturing method thereof| US8772858B2|2006-10-11|2014-07-08|Macronix International Co., Ltd.|Vertical channel memory and manufacturing method thereof and operating method using the same| US7612405B2|2007-03-06|2009-11-03|Taiwan Semiconductor Manufacturing Company, Ltd.|Fabrication of FinFETs with multiple fin heights| US20080285350A1|2007-05-18|2008-11-20|Chih Chieh Yeh|Circuit and method for a three dimensional non-volatile memory| JP4518180B2|2008-04-16|2010-08-04|ソニー株式会社|半導体装置、および、その製造方法| JP2009260059A|2008-04-17|2009-11-05|Nippon Light Metal Co Ltd|紫外線センサの製造方法| AT546829T|2009-08-12|2012-03-15|Imec|Verfahren zur herstellung einer nichtflüchtigen floating-gate-speicherzelle| US8618556B2|2011-06-30|2013-12-31|Taiwan Semiconductor Manufacturing Company, Ltd.|FinFET design and method of fabricating same| US8603893B1|2012-05-17|2013-12-10|GlobalFoundries, Inc.|Methods for fabricating FinFET integrated circuits on bulk semiconductor substrates|JP2013058688A|2011-09-09|2013-03-28|Toshiba Corp|半導体装置の製造方法| US9117877B2|2012-01-16|2015-08-25|Globalfoundries Inc.|Methods of forming a dielectric cap layer on a metal gate structure| US8759194B2|2012-04-25|2014-06-24|International Business Machines Corporation|Device structures compatible with fin-type field-effect transistor technologies| US8603893B1|2012-05-17|2013-12-10|GlobalFoundries, Inc.|Methods for fabricating FinFET integrated circuits on bulk semiconductor substrates| CN103811342B|2012-11-09|2017-08-25|中国科学院微电子研究所|鳍结构及其制造方法| US9054020B2|2012-11-28|2015-06-09|International Business Machines Corporation|Double density semiconductor fins and method of fabrication| US9525068B1|2013-03-15|2016-12-20|Altera Corporation|Variable gate width FinFET| CN110047933A|2013-09-25|2019-07-23|英特尔公司|用于finfet架构的用固态扩散源掺杂的隔离阱| US9324665B2|2013-12-27|2016-04-26|Intel Corporation|Metal fuse by topology| KR20210109651A|2014-03-24|2021-09-06|인텔 코포레이션|단일 다이 상에 다수의 트랜지스터 핀 치수들을 얻기 위한 기술들| US10468528B2|2014-04-16|2019-11-05|Taiwan Semiconductor Manufacturing Company, Ltd.|FinFET device with high-k metal gate stack| US9178067B1|2014-04-25|2015-11-03|Taiwan Semiconductor Manufacturing Company, Ltd.|Structure and method for FinFET device| US9721955B2|2014-04-25|2017-08-01|Taiwan Semiconductor Manufacturing Company, Ltd.|Structure and method for SRAM FinFET device having an oxide feature| CN111564371A|2014-09-09|2020-08-21|联华电子股份有限公司|鳍状结构及其制造方法| KR102191221B1|2014-09-23|2020-12-16|삼성전자주식회사|저항 소자 및 이를 포함하는 반도체 소자| KR102245133B1|2014-10-13|2021-04-28|삼성전자 주식회사|이종 게이트 구조의 finFET를 구비한 반도체 소자 및 그 제조방법| CN105702726B|2014-11-27|2019-01-18|中国科学院微电子研究所|半导体器件及其制造方法| US10037992B1|2014-12-22|2018-07-31|Altera Corporation|Methods and apparatuses for optimizing power and functionality in transistors| US9761658B2|2014-12-30|2017-09-12|Taiwan Semiconductor Manufacturing Co., Ltd.|Shallow trench isolation structure with raised portion between active areas and manufacturing method thereof| US9484264B1|2015-07-29|2016-11-01|International Business Machines Corporation|Field effect transistor contacts| KR102350007B1|2015-08-20|2022-01-10|삼성전자주식회사|반도체 장치 제조 방법| WO2017052612A1|2015-09-25|2017-03-30|Intel Corporation|Methods of doping fin structures of non-planar transistor devices| CN106601605B|2015-10-19|2020-02-28|中芯国际集成电路制造有限公司|栅极堆叠结构、nmos器件、半导体装置及其制造方法| US20170140992A1|2015-11-16|2017-05-18|Taiwan Semiconductor Manufacturing Co., Ltd.|Fin field effect transistor and method for fabricating the same| EP3182461A1|2015-12-16|2017-06-21|IMEC vzw|Method for fabricating finfet technology with locally higher fin-to-fin pitch| CN109390401A|2017-08-10|2019-02-26|联华电子股份有限公司|半导体元件及其制作方法| US10797049B2|2018-10-25|2020-10-06|Globalfoundries Inc.|FinFET structure with dielectric bar containing gate to reduce effective capacitance, and method of forming same| WO2020243003A1|2019-05-24|2020-12-03|Alliance For Sustainable Energy, Llc|Electronic ratchet|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US13/293,732|US8963257B2|2011-11-10|2011-11-10|Fin field effect transistors and methods for fabricating the same| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|