专利摘要:
本發明為一種立體顯示裝置之畫素結構,包括:一薄膜電晶體基板,包括:一畫素,其中該畫素劃分為一第一次畫素帶與一第二次畫素帶,每一次畫素帶包括複數個次畫素,其中每一次畫素包括一接觸孔且劃分為一第一區域與一第二區域,接觸孔位於第一區域與第二區域其中之一,其中此些接觸孔於第一次畫素帶與第二次畫素帶中之位置相同或此些接觸孔於第一次畫素帶與第二次畫素帶中之位置互為鏡像;以及一光調節元件,形成於畫素上。
公开号:TW201319676A
申请号:TW101139415
申请日:2012-10-25
公开日:2013-05-16
发明作者:Naoki Sumi
申请人:Chimei Innolux Corp;
IPC主号:G02F1-00
专利说明:
立體顯示裝置之畫素結構
本發明係有關於一種立體顯示裝置之畫素結構,特別是有關於一種可降低立體疊紋(3D moiré)及雙眼競爭(binocular rivalry)之立體顯示裝置之畫素結構。
傳統立體顯示器(遮障型(auto-stereoscopic type barrier)/透鏡型(lenticular)裸式立體顯示器)的嚴重問題之一為立體疊紋(3D moiré)。舉例來說,立體疊紋看似為帶有垂直條紋圖案的不均一螢幕亮度,其基本上是因畫素陣列與立體遮罩圖案或立體透鏡膜的相互影響所導致。立體疊紋實為觀賞液晶顯示器(LCD)螢幕立體影像時一項惱人的缺點。
習知使用”散焦透鏡(defusing lens)設計”及”鋸齒狀(zigzag)畫素設計或傾斜畫素”試圖降低立體疊紋。然,上述方法並不足夠,且更有可能導致立體串音(3D cross talk)發生的另外缺點。
本發明之一實施例,提供一種立體顯示裝置之畫素結構,包括:一薄膜電晶體(TFT)基板,包括:一第一畫素與一第二畫素,其中第一畫素劃分為一第一次畫素帶與一第二次畫素帶,第二畫素劃分為一第三次畫素帶與一第四次畫素帶,每一次畫素帶包括複數個次畫素,其中每一次畫素包括一接觸孔且劃分為一第一區域與一第二區域,接觸孔位於第一區域與第二區域其中之一,其中 此些接觸孔於第一次畫素帶與第二次畫素帶中之位置相同或此些接觸孔於第一次畫素帶與第二次畫素帶中之位置互為鏡像。此些接觸孔於第三次畫素帶與第四次畫素帶中之位置相同或此些接觸孔於第三次畫素帶與第四次畫素帶中之位置互為鏡像。第一次畫素帶與第三次畫素帶為右眼次畫素,第二次畫素帶與第四次畫素帶為左眼次畫素。第一光調節元件,形成於第一畫素上;以及第二光調節元件,形成於第二畫素上。第一與第二光調節元件包括一透鏡或一遮罩,且其遮罩具有一開口。
在本發明中,藉由使用供右眼畫素與左眼畫素的新穎畫素設計可有效降低立體疊紋(3D moiré)及雙眼競爭(binocular rivalry)問題。值得注意的是,畫素中的黑色部件(接觸孔)沿水平及垂直方向選擇性地設置於不同畫素區域也能均化右眼與左眼的視覺亮度。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉一較佳實施例,作詳細說明如下:
請參閱第1圖,根據本發明之一實施例,提供一種立體顯示裝置。立體顯示裝置10包括一薄膜電晶體(TFT)基板12、一彩色濾光片16、一偏光板18、一黏膠20、一透明材料層22與一調節元件。薄膜電晶體(TFT)基板12包括一畫素14。彩色濾光片16形成於畫素14上。偏光板18形成於彩色濾光片16上。黏膠20塗佈於偏光板18上。透明材料層22例如一聚乙烯對苯二甲酸酯(polyethylene terephthalate,PET)層,可藉由黏膠20黏附於偏光板18上。調節元件形成於透明材料層22上。調節元件可為一透鏡24(如第1圖所示)或一遮罩26(如第2圖所示)。在此實施例中,所揭露者為一固定式透鏡,然,藉由對液晶(LC)單元施予電壓以控制開/關的可切換式透鏡(switchable lens)單元亦可使用。
請參閱第2圖,根據本發明之一實施例,提供一種立體顯示裝置。立體顯示裝置10’包括一薄膜電晶體(TFT)基板12、一彩色濾光片16、一偏光板18、一黏膠20、一透明材料層22與一遮罩26。薄膜電晶體(TFT)基板12包括一畫素14。彩色濾光片16形成於畫素14上。偏光板18形成於彩色濾光片16上。黏膠20塗佈於偏光板18上。透明材料層22例如一聚乙烯對苯二甲酸酯(polyethylene terephthalate,PET)層,藉由黏膠20黏附於偏光板18上。遮罩26具有開口28,形成於透明材料層22上。在此實施例中,所揭露者為一固定式遮罩,然,藉由對液晶(LC)單元施予電壓以控制開/關的可切換式遮罩(switchable barrier)單元亦可使用。在此實施例中,立體遮罩(barrier)位於一液晶顯示器(LCD)上,然,該遮罩亦可位於一液晶顯示器(LCD)下。
請參閱第3圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置相同。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置相同。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第3圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置相同。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置相同。此外,接觸孔124於第一畫素102與第二畫素126中之位置互為鏡像。接觸孔124於第三畫素104與第四畫素128中之位置互為鏡像。接觸孔124於第一畫素102與第三畫素104中之位置相同。接觸孔124於第二畫素126與第四畫素128中之位置相同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第3圖中,第一次畫素帶106、第二次畫素帶108、第五次畫素帶110與第六次畫素帶112之接觸孔124位於次畫素114之第二區域122。再者,第三次畫素帶130、第四次畫素帶132、第七次畫素帶134與第八次畫素帶136之接觸孔124位於次畫素114之第一區域120。
請參閱第4圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置互為鏡像。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置互為鏡像。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第4圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置互為鏡像。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置互為鏡像。此外,接觸孔124於第一畫素102與第二畫素126中之位置相同。接觸孔124於第三畫素104與第四畫素128中之位置相同。接觸孔124於第一畫素102與第三畫素104中之位置相同。接觸孔124於第二畫素126與第四畫素128中之位置相同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第4圖中,第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134之接觸孔124位於次畫素114之第二區域122。再者,第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136之接觸孔124位於次畫素114之第一區域120。
請參閱第5圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置互為鏡像。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置互為鏡像。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第5圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置互為鏡像。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置互為鏡像。此外,接觸孔124於第一畫素102與第二畫素126中之位置不同。接觸孔124於第三畫素104與第四畫素128中之位置不同。接觸孔124於第一畫素102與第三畫素104中之位置相同。接觸孔124於第二畫素126與第四畫素128中之位置相同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第5圖中,第一次畫素帶106、第四次畫素帶132、第五次畫素帶110與第八次畫素帶136之接觸孔124位於次畫素114之第二區域122。再者,第二次畫素帶108、第三次畫素帶130、第六次畫素帶112與第七次畫素帶134之接觸孔124位於次畫素114之第一區域120。
請參閱第6圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置相同。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置相同。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第6圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置相同。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置相同。此外,接觸孔124於第一畫素102與第二畫素126中之位置相同。接觸孔124於第三畫素104與第四畫素128中之位置相同。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第6圖中,每一第一次畫素帶106、第二次畫素帶108、第三次畫素帶130與第四次畫素帶132之兩接觸孔(contact holes)124與每一第五次畫素帶110、第六次畫素帶112、第七次畫素帶134與第八次畫素帶136之一接觸孔124位於次畫素114之第二區域122。再者,每一第五次畫素帶110、第六次畫素帶112、第七次畫素帶134與第八次畫素帶136之兩接觸孔124與每一第一次畫素帶106、第二次畫素帶108、第三次畫素帶130與第四次畫素帶132之一接觸孔124位於次畫素114之第一區域120。
請參閱第7圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置相同。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置相同。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第7圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置相同。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置相同。此外,接觸孔124於第一畫素102與第二畫素126中之位置相同。接觸孔124於第三畫素104與第四畫素128中之位置相同。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第7圖中,第一次畫素帶106、第二次畫素帶108、第三次畫素帶130與第四次畫素帶132之接觸孔124位於次畫素114之第二區域122。再者,第五次畫素帶110、第六次畫素帶112、第七次畫素帶134與第八次畫素帶136之接觸孔124位於次畫素114之第一區域120。
請參閱第8圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置相同。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置相同。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第8圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置相同。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置相同。此外,接觸孔124於第一畫素102與第二畫素126中之位置互為鏡像。接觸孔124於第三畫素104與第四畫素128中之位置互為鏡像。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第8圖中,每一第一次畫素帶106、第二次畫素帶108、第七次畫素帶134與第八次畫素帶136之兩接觸孔124與每一第三次畫素帶130、第四次畫素帶132、第五次畫素帶110與第六次畫素帶112之一接觸孔124位於次畫素114之第二區域122。再者,每一第三次畫素帶130、第四次畫素帶132、第五次畫素帶110與第六次畫素帶112之兩接觸孔124與每一第一次畫素帶106、第二次畫素帶108、第七次畫素帶134與第八次畫素帶136之一接觸孔124位於次畫素114之第一區域120。
請參閱第9圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置相同。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置相同。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第9圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置相同。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置相同。此外,接觸孔124於第一畫素102與第二畫素126中之位置互為鏡像。接觸孔124於第三畫素104與第四畫素128中之位置互為鏡像。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第9圖中,第一次畫素帶106、第二次畫素帶108、第七次畫素帶134與第八次畫素帶136之接觸孔124位於次畫素114之第二區域122。再者,第三次畫素帶130、第四次畫素帶132、第五次畫素帶110與第六次畫素帶112之接觸孔124位於次畫素114之第一區域120。
請參閱第10圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置互為鏡像。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置互為鏡像。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第10圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置互為鏡像。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置互為鏡像。此外,接觸孔124於第一畫素102與第二畫素126中之位置相同。接觸孔124於第三畫素104與第四畫素128中之位置相同。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第10圖中,每一第一次畫素帶106、第三次畫素帶130、第六次畫素帶112與第八次畫素帶136之兩接觸孔124與每一第二次畫素帶108、第四次畫素帶132、第五次畫素帶110與第七次畫素帶134之一接觸孔124位於次畫素114之第二區域122。再者,每一第二次畫素帶108、第四次畫素帶132、第五次畫素帶110與第七次畫素帶134之兩接觸孔124與每一第一次畫素帶106、第三次畫素帶130、第六次畫素帶112與第八次畫素帶136之一接觸孔124位於次畫素114之第一區域120。
請參閱第11圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置互為鏡像。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置互為鏡像。此圖中,為方便說明,黑色部件”124,,主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第11圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置互為鏡像。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置互為鏡像。此外,接觸孔124於第一畫素102與第二畫素126中之位置相同。接觸孔124於第三畫素104與第四畫素128中之位置相同。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第11圖中,第一次畫素帶106、第三次畫素帶130、第六次畫素帶112與第八次畫素帶136之接觸孔124位於次畫素114之第二區域122。再者,第二次畫素帶108、第四次畫素帶132、第五次畫素帶110與第七次畫素帶134之接觸孔124位於次畫素114之第一區域120。
請參閱第12圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置互為鏡像。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置互為鏡像。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第12圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置互為鏡像。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置互為鏡像。此外,接觸孔124於第一畫素102與第二畫素126中之位置不同。接觸孔124於第三畫素104與第四畫素128中之位置不同。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第12圖中,每一第一次畫素帶106、第四次畫素帶132、第六次畫素帶112與第七次畫素帶134之兩接觸孔124與每一第二次畫素帶108、第三次畫素帶130、第五次畫素帶110與第八次畫素帶136之一接觸孔124位於次畫素114之第二區域122。再者,每一第二次畫素帶108、第三次畫素帶130、第五次畫素帶110與第八次畫素帶136之兩接觸孔124與每一第一次畫素帶106、第四次畫素帶132、第六次畫素帶112與第七次畫素帶134之一接觸孔124位於次畫素114之第一區域120。
在此實施例中,閘極線150的佈置係根據接觸孔124的位置加以調整,如第14圖所示。
請參閱第13圖,根據本發明之一實施例,提供一種立體顯示裝置之畫素結構。畫素結構100包括一薄膜電晶體(TFT)基板(未圖示)。薄膜電晶體(TFT)基板包括一第一畫素102與一第二畫素126。第一畫素102劃分為一第一次畫素帶106與一第二次畫素帶108。第二畫素126劃分為一第三次畫素帶130與一第四次畫素帶132。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第一次畫素帶106與第二次畫素帶108中之位置互為鏡像。接觸孔124於第三次畫素帶130與第四次畫素帶132中之位置互為鏡像。此圖中,為方便說明,黑色部件”124”主要指稱為”接觸孔”,但,本發明並不限定於接觸孔,例如薄膜電晶體(TFT)、閘極匯流線(gate busline)、源極匯流線(source busline)、儲存電容、遮光墊及其他黑色部件亦可包含於此黑色部件中。
仍請參閱第13圖,薄膜電晶體(TFT)基板包括一第三畫素104,鄰近第一畫素102,以及一第四畫素128,鄰近第二畫素126。第三畫素104劃分為一第五次畫素帶110與一第六次畫素帶112。第四畫素128劃分為一第七次畫素帶134與一第八次畫素帶136。每一次畫素帶包括複數個次畫素114,例如一紅色次畫素、一綠色次畫素與一藍色次畫素。每一次畫素114劃分為一第一區域120與一第二區域122。每一次畫素114包括一接觸孔124,位於第一區域120與第二區域122其中之一。接觸孔124於第五次畫素帶110與第六次畫素帶112中之位置互為鏡像。接觸孔124於第七次畫素帶134與第八次畫素帶136中之位置互為鏡像。此外,接觸孔124於第一畫素102與第二畫素126中之位置不同。接觸孔124於第三畫素104與第四畫素128中之位置不同。接觸孔124於第一畫素102與第三畫素104中之位置不同。接觸孔124於第二畫素126與第四畫素128中之位置不同。
一第一光調節元件138形成於第一畫素102與第三畫素104上。一第二光調節元件140形成於第二畫素126與第四畫素128上。第一次畫素帶106、第三次畫素帶130、第五次畫素帶110與第七次畫素帶134包括右眼次畫素。第二次畫素帶108、第四次畫素帶132、第六次畫素帶112與第八次畫素帶136包括左眼次畫素。
值得注意的是,於第13圖中,第一次畫素帶106、第四次畫素帶132、第六次畫素帶112與第七次畫素帶134之接觸孔124位於次畫素114之第二區域122。再者,第二次畫素帶108、第三次畫素帶130、第五次畫素帶110與第八次畫素帶136之接觸孔124位於次畫素114之第一區域120。
在此實施例中,閘極線150’的佈置係根據接觸孔124的位置加以調整,如第15圖所示。
在本發明中,所揭露者為二視域(2view)立體顯示裝置,然,可擴大包括一多視域(multiview)立體顯示裝置。重點在於,黑色部件沿水平及/或垂直方向選擇性地設置於特定眼畫素中。
在本發明中,所揭露者為垂直RGB帶(vertical RGB stripe)設計,然,並不限定於此。水平RGB帶(horizontal RGB stripe)或其他彩色濾光片設計亦可使用。
在本發明中,藉由使用供右眼畫素與左眼畫素的新穎畫素設計可有效降低立體疊紋(3D moiré)及雙眼競爭(binocular rivalry)。值得注意的是,畫素中的黑色部件(接觸孔)沿水平及垂直方向選擇性地設置於不同畫素區域以均一化右眼與左眼的視覺亮度。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可作更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10、10’‧‧‧立體顯示裝置
12‧‧‧薄膜電晶體(TFT)基板
14‧‧‧畫素
16‧‧‧彩色濾光片
18‧‧‧偏光板
20‧‧‧黏膠
22‧‧‧透明材料層
24‧‧‧透鏡
26‧‧‧遮罩
28‧‧‧遮罩開口
100‧‧‧畫素結構
102‧‧‧第一畫素
104‧‧‧第三畫素
106‧‧‧第一次畫素帶
108‧‧‧第二次畫素帶
110‧‧‧第五次畫素帶
112‧‧‧第六次畫素帶
114‧‧‧次畫素
120‧‧‧次畫素之第一區域
122‧‧‧次畫素之第二區域
124‧‧‧接觸孔
126‧‧‧第二畫素
128‧‧‧第四畫素
130‧‧‧第三次畫素帶
132‧‧‧第四次畫素帶
134‧‧‧第七次畫素帶
136‧‧‧第八次畫素帶
138‧‧‧第一光調節元件
140‧‧‧第二光調節元件
150、150’‧‧‧閘極線
第1圖係根據本發明之一實施例,一種立體顯示裝置之剖面示意圖;第2圖係根據本發明之一實施例,一種立體顯示裝置之剖面示意圖;第3圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第4圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第5圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第6圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第7圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第8圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第9圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第10圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第11圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第12圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第13圖係根據本發明之一實施例,一種立體顯示裝置之畫素結構之上視圖;第14圖係根據本發明之一實施例,一閘極線排列之上視圖;以及第15圖係根據本發明之一實施例,一閘極線排列之上視圖。
100‧‧‧畫素結構
102‧‧‧第一畫素
104‧‧‧第三畫素
106‧‧‧第一次畫素帶
108‧‧‧第二次畫素帶
110‧‧‧第五次畫素帶
112‧‧‧第六次畫素帶
114‧‧‧次畫素
120‧‧‧次畫素之第一區域
122‧‧‧次畫素之第二區域
124‧‧‧接觸孔
126‧‧‧第二畫素
128‧‧‧第四畫素
130‧‧‧第三次畫素帶
132‧‧‧第四次畫素帶
134‧‧‧第七次畫素帶
136‧‧‧第八次畫素帶
138‧‧‧第一光調節元件
140‧‧‧第二光調節元件
150‧‧‧閘極線
权利要求:
Claims (20)
[1] 一種立體顯示裝置之畫素結構,包括:一薄膜電晶體(TFT)基板,包括:一第一畫素與一第二畫素,其中該第一畫素劃分為一第一次畫素帶與一第二次畫素帶,該第二畫素劃分為一第三次畫素帶與一第四次畫素帶,每一次畫素帶包括複數個次畫素,其中每一次畫素包括一接觸孔且劃分為一第一區域與一第二區域,該接觸孔位於該第一區域與該第二區域其中之一,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置相同或該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置互為鏡像,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置相同或該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置互為鏡像,其中該第一次畫素帶與該第三次畫素帶包括右眼次畫素,該第二次畫素帶與該第四次畫素帶包括左眼次畫素;一第一光調節元件,形成於該第一畫素上;以及一第二光調節元件,形成於該第二畫素上。
[2] 如申請專利範圍第1項所述之立體顯示裝置之畫素結構,更包括一第三畫素,鄰近該第一畫素,以及一第四畫素,鄰近該第二畫素,其中該第三畫素劃分為一第五次畫素帶與一第六次畫素帶,該第四畫素劃分為一第七次畫素帶與一第八次畫素帶,每一次畫素帶包括複數個次畫素,其中每一次畫素包括一接觸孔且劃分為一第一區域與一第二區域,該接觸孔位於該第一區域與該第二區域其中之一,其中該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置相同或該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置互為鏡像,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置相同或該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置互為鏡像,其中該第五次畫素帶與該第七次畫素帶包括右眼次畫素,該第六次畫素帶與該第八次畫素帶包括左眼次畫素,其中該第一光調節元件形成於該第三畫素上,以及該第二光調節元件形成於該第四畫素上。
[3] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置相同,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置相同,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置相同,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置相同,其中該等接觸孔於該第一畫素與該第二畫素中之位置互為鏡像,該等接觸孔於該第三畫素與該第四畫素中之位置互為鏡像,該等接觸孔於該第一畫素與該第三畫素中之位置相同,該等接觸孔於該第二畫素與該第四畫素中之位置相同。
[4] 如申請專利範圍第3項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第二次畫素帶、該第五次畫素帶與該第六次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第三次畫素帶、該第四次畫素帶、該第七次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
[5] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置互為鏡像,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置互為鏡像,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置互為鏡像,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置互為鏡像,其中該等接觸孔於該第一畫素與該第二畫素中之位置相同,該等接觸孔於該第三畫素與該第四畫素中之位置相同,該等接觸孔於該第一畫素與該第三畫素中之位置相同,該等接觸孔於該第二畫素與該第四畫素中之位置相同。
[6] 如申請專利範圍第5項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第三次畫素帶、該第五次畫素帶與該第七次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第二次畫素帶、該第四次畫素帶、該第六次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
[7] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置互為鏡像,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置互為鏡像,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置互為鏡像,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置互為鏡像,其中該等接觸孔於該第一畫素與該第二畫素中之位置不同,該等接觸孔於該第三畫素與該第四畫素中之位置不同,該等接觸孔於該第一畫素與該第三畫素中之位置相同,該等接觸孔於該第二畫素與該第四畫素中之位置相同。
[8] 如申請專利範圍第7項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第四次畫素帶、該第五次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第二次畫素帶、該第三次畫素帶、該第六次畫素帶與該第七次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
[9] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置相同,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置相同,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置相同,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置相同,其中該等接觸孔於該第一畫素與該第二畫素中之位置相同,該等接觸孔於該第三畫素與該第四畫素中之位置相同,該等接觸孔於該第一畫素與該第三畫素中之位置不同,該等接觸孔於該第二畫素與該第四畫素中之位置不同。
[10] 如申請專利範圍第9項所述之立體顯示裝置之畫素結構,其中每一該第一次畫素帶、該第二次畫素帶、該第三次畫素帶與該第四次畫素帶之兩接觸孔與每一該第五次畫素帶、該第六次畫素帶、該第七次畫素帶與該第八次畫素帶之一接觸孔位於該等次畫素之該第二區域,每一該第五次畫素帶、該第六次畫素帶、該第七次畫素帶與該第八次畫素帶之兩接觸孔與每一該第一次畫素帶、該第二次畫素帶、該第三次畫素帶與該第四次畫素帶之一接觸孔位於該等次畫素之該第一區域。
[11] 如申請專利範圍第9項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第二次畫素帶、該第三次畫素帶與該第四次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第五次畫素帶、該第六次畫素帶、該第七次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
[12] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置相同,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置相同,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置相同,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置相同,其中該等接觸孔於該第一畫素與該第二畫素中之位置互為鏡像,該等接觸孔於該第三畫素與該第四畫素中之位置互為鏡像,該等接觸孔於該第一畫素與該第三畫素中之位置不同,該等接觸孔於該第二畫素與該第四畫素中之位置不同。
[13] 如申請專利範圍第12項所述之立體顯示裝置之畫素結構,其中每一該第一次畫素帶、該第二次畫素帶、該第七次畫素帶與該第八次畫素帶之兩接觸孔與每一該第三次畫素帶、該第四次畫素帶、該第五次畫素帶與該第六次畫素帶之一接觸孔位於該等次畫素之該第二區域,每一該第三次畫素帶、該第四次畫素帶、該第五次畫素帶與該第六次畫素帶之兩接觸孔與每一該第一次畫素帶、該第二次畫素帶、該第七次畫素帶與該第八次畫素帶之一接觸孔位於該等次畫素之該第一區域。
[14] 如申請專利範圍第12項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第二次畫素帶、該第七次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第三次畫素帶、該第四次畫素帶、該第五次畫素帶與該第六次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
[15] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置互為鏡像,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置互為鏡像,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置互為鏡像,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置互為鏡像,其中該等接觸孔於該第一畫素與該第二畫素中之位置相同,該等接觸孔於該第三畫素與該第四畫素中之位置相同,該等接觸孔於該第一畫素與該第三畫素中之位置不同,該等接觸孔於該第二畫素與該第四畫素中之位置不同。
[16] 如申請專利範圍第15項所述之立體顯示裝置之畫素結構,其中每一該第一次畫素帶、該第三次畫素帶、該第六次畫素帶與該第八次畫素帶之兩接觸孔與每一該第二次畫素帶、該第四次畫素帶、該第五次畫素帶與該第七次畫素帶之一接觸孔位於該等次畫素之該第二區域,每一該第二次畫素帶、該第四次畫素帶、該第五次畫素帶與該第七次畫素帶之兩接觸孔與每一該第一次畫素帶、該第三次畫素帶、該第六次畫素帶與該第八次畫素帶之一接觸孔位於該等次畫素之該第一區域。
[17] 如申請專利範圍第15項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第三次畫素帶、該第六次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第二次畫素帶、該第四次畫素帶、該第五次畫素帶與該第七次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
[18] 如申請專利範圍第2項所述之立體顯示裝置之畫素結構,其中該等接觸孔於該第一次畫素帶與該第二次畫素帶中之位置互為鏡像,該等接觸孔於該第三次畫素帶與該第四次畫素帶中之位置互為鏡像,該等接觸孔於該第五次畫素帶與該第六次畫素帶中之位置互為鏡像,該等接觸孔於該第七次畫素帶與該第八次畫素帶中之位置互為鏡像,其中該等接觸孔於該第一畫素與該第二畫素中之位置不同,該等接觸孔於該第三畫素與該第四畫素中之位置不同,該等接觸孔於該第一畫素與該第三畫素中之位置不同,該等接觸孔於該第二畫素與該第四畫素中之位置不同。
[19] 如申請專利範圍第18項所述之立體顯示裝置之畫素結構,其中每一該第一次畫素帶、該第四次畫素帶、該第六次畫素帶與該第七次畫素帶之兩接觸孔與每一該第二次畫素帶、該第三次畫素帶、該第五次畫素帶與該第八次畫素帶之一接觸孔位於該等次畫素之該第二區域,每一該第二次畫素帶、該第三次畫素帶、該第五次畫素帶與該第八次畫素帶之兩接觸孔與每一該第一次畫素帶、該第四次畫素帶、該第六次畫素帶與該第七次畫素帶之一接觸孔位於該等次畫素之該第一區域。
[20] 如申請專利範圍第18項所述之立體顯示裝置之畫素結構,其中該第一次畫素帶、該第四次畫素帶、該第六次畫素帶與該第七次畫素帶之該等接觸孔位於該等次畫素之該第二區域,該第二次畫素帶、該第三次畫素帶、該第五次畫素帶與該第八次畫素帶之該等接觸孔位於該等次畫素之該第一區域。
类似技术:
公开号 | 公开日 | 专利标题
TWI507734B|2015-11-11|立體顯示裝置
US9075240B2|2015-07-07|Three-dimensional image display device and method of driving the same
KR102013380B1|2019-08-23|무안경 방식의 입체영상 표시장치
JP2014512560A|2014-05-22|多時点映像ディスプレイ装置
US20140098308A1|2014-04-10|Glasses-free 3d liquid crystal display device and manufacturing method thereof
TWI490598B|2015-07-01|立體顯示裝置之畫素結構
TWI485475B|2015-05-21|Display device
US20130107146A1|2013-05-02|Display apparatus
KR102144733B1|2020-08-18|입체 영상 디스플레이 장치
KR20120059961A|2012-06-11|광 시야각을 갖는 패턴드 리타더를 사용한 3차원 영상 표시장치
CN102778777A|2012-11-14|立体影像显示器的显示面板
CN104749786B|2017-12-01|立体图像显示装置
TWI467235B|2015-01-01|三維(3d)顯示器及其之顯示方法
US10021375B2|2018-07-10|Display device and method of driving the same
US20130241905A1|2013-09-19|Stereoscopic display device
US20170099483A1|2017-04-06|Method and system using refractive beam mapper to reduce moire interference in a display system including multiple displays
US9693047B2|2017-06-27|Transparent stereo display and operation method thereof
KR102316982B1|2021-10-27|입체 영상 디스플레이 장치
TW201018994A|2010-05-16|Liquid crystal three-dimensional display device
CN104020597B|2017-04-12|立体图像显示设备及其制造方法
KR20070045533A|2007-05-02|액정 표시 장치
KR102263920B1|2021-06-11|컬러필터기판 및 입체영상 표시장치
KR102075783B1|2020-02-10|3차원 영상 표시장치
US8952871B2|2015-02-10|3D LCD panel, 3D LCD device and driving method
KR20080088803A|2008-10-06|안경식 3차원 영상표시장치
同族专利:
公开号 | 公开日
CN103091855A|2013-05-08|
TWI490598B|2015-07-01|
US8724040B2|2014-05-13|
CN103091855B|2015-08-12|
US20130106678A1|2013-05-02|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
JP2815910B2|1989-07-19|1998-10-27|シャープ株式会社|投影形画像表示装置|
GB2278223A|1993-05-21|1994-11-23|Sharp Kk|Spatial light modulator and directional display|
GB9513658D0|1995-07-05|1995-09-06|Philips Electronics Uk Ltd|Autostereoscopic display apparatus|
JP2001281649A|2000-03-28|2001-10-10|Seiko Epson Corp|液晶装置および電子機器|
JP2004053828A|2002-07-18|2004-02-19|Alps Electric Co Ltd|アクティブマトリクス型表示装置|
JP4015090B2|2003-09-08|2007-11-28|株式会社東芝|立体表示装置および画像表示方法|
JP4548379B2|2006-03-31|2010-09-22|カシオ計算機株式会社|三次元画像表示装置|
JP4197716B2|2006-10-03|2008-12-17|株式会社東芝|立体映像表示装置|
CN101563646B|2006-12-26|2012-11-07|夏普株式会社|液晶面板、液晶显示装置和电视装置|
US7995166B2|2007-05-07|2011-08-09|Nec Lcd Technologies, Ltd.|Display panel, display device, and terminal device|
JP5429584B2|2007-09-26|2014-02-26|Nltテクノロジー株式会社|表示装置及びそれらを用いた携帯機器、端末装置|
US8446355B2|2007-10-15|2013-05-21|Nlt Technologies, Ltd.|Display device, terminal device, display panel, and display device driving method|
JP5152718B2|2007-12-26|2013-02-27|Nltテクノロジー株式会社|画像表示装置および端末装置|
RU2452989C1|2008-02-27|2012-06-10|Шарп Кабусики Кайся|Подложка активной матрицы, жидкокристаллическая панель, жидкокристаллическое дисплейное устройство, модуль жидкокристаллического дисплея и телевизионный приемник|
KR20110024970A|2009-09-03|2011-03-09|삼성전자주식회사|입체영상 표시 장치|
TWI422862B|2009-12-22|2014-01-11|Au Optronics Corp|立體顯示器|
JP5776967B2|2010-06-11|2015-09-09|Nltテクノロジー株式会社|画像表示装置、画像表示装置の駆動方法、端末装置|
JP5923817B2|2011-02-08|2016-05-25|Nltテクノロジー株式会社|液晶表示装置|
JP5197814B2|2011-08-29|2013-05-15|株式会社東芝|3次元映像表示装置|US9496299B1|2015-05-01|2016-11-15|Sensors Unlimited, Inc.|Layout for routing common signals to integrating imaging pixels|
CN104849906B|2015-06-11|2018-01-26|京东方科技集团股份有限公司|偏光片及其制造方法、显示装置|
CN105093550A|2015-09-02|2015-11-25|京东方科技集团股份有限公司|一种3d显示装置及其驱动方法|
TWI648726B|2017-11-14|2019-01-21|友達光電股份有限公司|顯示裝置|
法律状态:
2019-04-01| MM4A| Annulment or lapse of patent due to non-payment of fees|
优先权:
申请号 | 申请日 | 专利标题
US13/287,818|US8724040B2|2011-11-02|2011-11-02|Pixel structures of 3D display devices|
[返回顶部]