专利摘要:
一種顯示器、顯示器中之源極驅動器及其驅動方式在此揭露。源極驅動器包含判斷單元。判斷單元用以依據閂鎖信號暫存並輸出時間上連續之複數筆數位資料,將數位資料中時間上連續之第一筆數位資料和第二筆數位資料依序轉換為第一類比信號和第二類比信號,並比對第一筆數位資料和第二筆數位資料,當第一筆數位資料與第二筆數位資料相同時,判斷單元連續地輸出第一類比信號和第二類比信號。
公开号:TW201314649A
申请号:TW100135545
申请日:2011-09-30
公开日:2013-04-01
发明作者:Chun-Wei Hsieh;Sung-Kon Kim
申请人:E Ink Holdings Inc;
IPC主号:G09G3-00
专利说明:
顯示器、顯示器中之源極驅動器及其驅動方法
本發明是有關於一種驅動器,且特別是有關於一種顯示器、顯示器中之源極驅動器及其驅動方法。
電泳顯示技術(Electro-Phoretic Display,EPD),是利用泳動原理的反射式顯示器,其顯示的工作原理是藉由在透明或彩色液體之中的電離子移動,帶電粒子在電場中與其本身電荷相反的電極移動,經過翻轉或流動的微粒子來使像素變亮或變暗。
電泳式顯示器由於能兼顧紙張之優點以及電子裝置可更新資訊之特性,目前已應用於電子紙、電子書、電子標籤等可攜式電子產品上。
在電泳式顯示器正常操作的情形下,當其內的源極驅動器輸出電壓信號至資料線時,為了避免資料線的電壓在轉換時必須在過大電壓差的情況下充放電,造成瞬間電流過大的情形,因此源極驅動器會依據一輸出致能(output enable)信號,將輸出至資料線的電壓信號切換至0伏特。
然而,上述一律將輸出電壓信號切換至0伏特的方式卻會造成不必要的充放電,而且上述源極驅動器的輸出依據輸出致能信號的操作必須統一,不能局部或單一控制。
因此,解決上述諸多問題便成為一種重要課題。
因此,本發明是在提供一種顯示器及其中之源極驅動器,以解決不必要的充放電與瞬間大電流產生的問題。
本發明內容之一樣態係關於一種顯示器中之源極驅動器,此顯示器中之源極驅動器包含判斷單元。判斷單元用以依據一閂鎖信號接收複數筆數位資料,將數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號,並比對第一筆數位資料和第二筆數位資料。其中,當第一筆數位資料與第二筆數位資料相同時,判斷單元連續地輸出第一類比信號和第二類比信號。
本發明之另一態樣是在提供一種顯示器,其包含驅動基板、對向基板以及顯示層。驅動基板包含源極驅動器,源極驅動器包含判斷單元。判斷單元用以依據閂鎖信號接收複數個數位資料,將數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號,並比對第一筆數位資料和第二筆數位資料。顯示層,配置於驅動基板與對向基板之間。其中,當第一筆數位資料與第二筆數位資料相同時,判斷單元連續地輸出第一類比信號和第二類比信號。
本發明之又一態樣是在提供一種顯示器之源極驅動器的驅動方法。此方法包含依據一閂鎖信號接收複數筆數位資料,將數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號,比對第一筆數位資料和第二筆數位資料,當第一筆數位資料與第二筆數位資料相同時,連續地輸出第一類比信號和第二類比信號。
因此,本發明之實施例藉由比對先後的數位資料,來減少瞬間大電流的衝擊,因而做出最佳輸出選擇,解決不必要的充放電損耗。
為了使本發明之敘述更加詳盡與完備,可參照所附之圖式及以下所述各種實施例,圖式中相同之號碼代表相同或相似之元件。另一方面,眾所週知的元件與步驟並未描述於實施例中,以避免對本發明造成不必要的限制。
從一個或多個不同態樣,本揭示內容係關於源極驅動器及其驅動的方法,此機制可適用於現存電泳式顯示器,亦可能廣泛的運用到相關的技術環節。
請參照第1圖,第1圖係依照本發明之一實施例所繪示之一種應用於顯示器之源極驅動器100的示意圖。源極驅動器100包含判斷單元120。顯示器可為電泳式顯示器或其他相關的技術環節。
判斷單元120,並用以依據一閂鎖信號LE(Latch Enable)接收數位資料,並將數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號,並比對第一筆數位資料和第二筆數位資料,其中當第一筆數位資料與第二筆數位資料相同時,判斷單元120連續地輸出第一類比信號和第二類比信號。
在一實施例中,上述判斷單元120可包含閂鎖電路122與解碼電路124,其中解碼電路124耦接於閂鎖電路122,並對閂鎖電路122輸出的信號進行處理。
閂鎖電路122具有閂鎖功能,用以依據閂鎖信號LE(Latch Enable)接收數位資料,並輸出時間上連續之複數筆數位資料。當閂鎖信號LE為邏輯高位準時,閂鎖電路122接收到數位資料,而當閂鎖信號LE為邏輯低位準時,閂鎖電路122傳送數位資料至解碼電路124。
解碼電路124用以接收來自閂鎖電路122的數位資料中時間上連續之第一筆數位資料和第二筆數位資料,將其依序轉換為第一類比信號和第二類比信號,並比對第一筆數位資料和第二筆數位資料,針對比對結果,解碼電路124會以不同的輸出模式來輸出信號。
具體而言,當第一筆數位資料與第二筆數位資料相同時,解碼電路124連續地輸出第一類比信號和第二類比信號。當第一筆數位資料與第二筆數位資料相異時,解碼電路124於輸出第一類比信號和第二類比信號之間,在一輸出致能信號OE(Output Enable)為邏輯低位準時,依據此輸出致能信號OE輸出一中間類比信號。加入比對的功能是為了使源極驅動器100操作於最佳輸出模式,以達到節省耗電並且增加其中之薄膜電晶體電容的充電效能。
在另一實施例中,於第一筆數位資料與第二筆數位資料相異的情形下,第一類比信號可為一正電壓信號或一負電壓信號,第二類比信號可為與第一類比信號相反之一負電壓信號或一正電壓信號,中間類比信號可為一零電壓信號(即0伏特電壓信號)。舉例來說,若第一類比信號為+5伏特,則第二類比信號為-5伏特。
在又一實施例中,源極驅動器100更包含輸入單元110、輸出單元130。輸入單元110耦接於判斷單元120,並用以依據控制信號CS暫存並輸出時間上連續之複數筆數位資料。依據一實施例,輸入單元110可包含暫存器(未繪示)與方向控制邏輯電路(Direction Control Logic)(未繪示),此二者之詳細功能為熟習此技藝者可輕易獲得與了解,在此不贅述。
輸出單元130則耦接於判斷單元120,並用以依序轉換第一類比信號和第二類比信號而輸出第一相對高位準類比信號和第二相對高位準類比信號。在一實施例中,輸出單元130包含電壓位準移位器(Level Shifter)(未繪示)以及輸出緩衝電路(Output Buffer)(未繪示),其中之詳細功能為熟習此技藝者可輕易獲得與了解,在此不贅述。在此所稱第一相對高位準類比信號對應之電壓位準較第一類比信號之電壓位準還要高,而第二相對高位準類比信號對應之電壓位準較第二類比信號之電壓位準還要高。舉例來說,第一相對高位準類比信號、第二相對高位準類比信號分別為+15伏特及+15伏特,則第一類比信號、第二類比信號可分別為+5伏特及+5伏特。
第2圖係依照本發明一實施例繪示第1圖所示源極驅動器之操作的信號波形圖。請同時參照第1圖和第2圖,在一實施例中,解碼電路124依序接收到第一筆數位資料及第二筆數位資料,並將第一筆數位資料與第二筆數位資料做比對,且當此二數位資料相同時,則解碼電路124連續輸出第一類比信號和第二類比信號,而不需於兩者間輸出中間類比信號(如:0伏特電壓信號),使得輸出單元130依序轉換第一類比信號和第二類比信號,並輸出連續的輸出信號O1,其中輸出信號O1經時間t1、t2到t3均可例如是具有+15伏特的相對高位準類比信號。在另一實施例中,當第一筆數位資料與第二筆數位資料相同時,第一相對高位準類比信號及第二相對高位準類比信號皆為-15伏特,因此輸出單元130持續輸出電壓值為-15伏特的輸出信號O2,其中的詳細說明已陳述,故不在此贅述。
另一方面,若上述第一筆數位資料與第二筆數位資料相異時,解碼電路124於輸出第一類比信號和第二類比信號之間,在輸出致能信號OE(Output Enable)為邏輯低位準時,輸出中間類比信號(如:0伏特電壓信號)。然後輸出單元130會分別轉換第一類比信號、中間類比信號以及第二類比信號,然後輸出輸出信號O3,輸出信號O3在時間t1之前為第一相對高位準類比信號(即+15伏特電壓信號),在時間t2到t3之間為第二相對高位準類比信號(即-15伏特電壓信號),由於第一相對高位準類比信號以及第二相對高位準類比信號不相同,故輸出信號O3在時間t2與t3之間為0伏特,即零電壓信號。藉由此種比對方式,源極驅動器便可選擇最佳輸出模式,以減少不必要之充放電。
接著請參照第3圖,第3圖繪示第1圖中之解碼電路124中的邏輯電路200的示意圖。依據本發明之一實施例,解碼電路124包含一邏輯電路200,用以比對時間上連續的第一筆數位資料以及第二筆數位資料,以決定源極驅動器之最佳化輸出結果。邏輯電路200包含一反互斥或閘(XNOR gate)210以及一或閘(OR gate)220。反互斥或閘210包含第一輸入端及第二輸入端,第一輸入端用以接收第一筆數位資料a,第二輸入端用以接收接續的第二筆數位資料b。或閘220包含一第三輸入端及一第四輸入端,第三輸入端耦接於反互斥或閘之一輸出端並接收信號c,第四輸入端用以接收信號d,其中信號d即輸出致能信號OE,或閘220之輸出端則輸出信號e。
反互斥或閘210之真值表為下列表一,或閘220之真值表為下列表二。
由表一及表二可知,當第一筆數位資料a與第二筆數位資料b一樣時,反互斥或閘210之輸出信號c的邏輯為1,此時信號d(即輸出致能信號OE)不影響輸出信號e,故輸出致能信號OE為無效能,因此解碼電路124持續輸出相同之電壓信號,使得輸出單元130持續輸出相同之電壓信號。
另一方面,當第一筆數位資料a與第二筆數位資料b不一樣時,反互斥或閘210之輸出信號c的邏輯為0,此時信號d(即輸出致能信號OE)會影響輸出信號e,故輸出致能信號OE為有效用的,使得解碼電路124的輸出會於前後兩筆信號之間依據輸出致能信號OE切換至0伏特,進而讓輸出單元130之輸出端隨輸出致能信號OE而關閉到0伏特,而閂鎖電路122會等待閂鎖信號LE轉換。藉由邏輯電路200,解碼電路124便可完成比對之功能。依據本發明之另一實施例,解碼電路124更可包含暫存器電路,並由暫存器電路來完成比對功能。
第4圖係繪示依照本發明之一種應用於顯示器之源極驅動器的驅動方法400的流程圖。應瞭解到,在本實施例中所提及的步驟,除特別敘明其順序者外,均可依實際需要調整其前後順序,甚至可同時或部分同時執行。另外,關於實施方法400的硬體裝置,由於上一實施例已具體揭露,因此不再重複贅述之。
請參照第4圖,於步驟410中,依據一閂鎖信號接收時間上連續之複數筆數位資料。於步驟420中,將數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號。於步驟430中,比對第一筆數位資料和第二筆數位資料。於步驟440,當第一筆數位資料與第二筆數位資料相同時,連續地輸出第一類比信號和第二類比信號,這樣的輸出方式稱為連續輸出。
依據本發明一實施例,此方法更包含步驟450,當第一筆數位資料與第二筆數位資料相異時,於第一類比信號和第二類比信號之間依據一輸出致能信號輸出一中間類比信號,這樣的輸出方式稱為兩段式輸出。
第5圖係繪示一種顯示畫面轉換的示意圖。如第5a圖所示,於畫面510轉換為畫面512的情形下,源極驅動器的所有輸出電壓均需發生變化,另外如第5b圖所示,於畫面520轉換為畫面522的情形下,僅有源極驅動器的部分輸出電壓需發生變化。針對此兩種不同測試電流畫面採用不同的轉換方式做實驗,其中實驗數據結果如表三所示。
由表三可知,當轉換方式為兩段式輸出時,第5a圖畫面轉換的耗電量在為782.0803mW,第5b圖畫面轉換的耗電量為525.175mW;當轉換方式為連續輸出時,第5a圖畫面轉換的耗電量為915.03832mW,第5b圖畫面轉換的耗電量為204.96314mW。由上面數據資料可以看出第5b圖畫面在連續輸出的方式下耗電量較低,但第5a圖畫面在兩段式輸出方式耗電量較少。因此可知,利用此方法,便可以找到畫面的最佳化輸出方式,來節省耗電達到功率最佳效能。
接著請參考第6圖,第6圖係繪示依照本發明之一實施例之一種顯示器的方塊示意圖。顯示器600包含對向基板610、顯示層620、驅動基板630。驅動基板630包含源極驅動器635,而源極驅動器635應用第1圖中的源極驅動器100,顯示層620配置於驅動基板630與對向基板610之間。實務上,對向基板610例如可為具有多個彩色濾光單元的彩色濾光片,或者是由上基板與彩色濾光薄膜陣列(Color Filter Film)所組成。
在一實施例中,顯示層620為電泳膠囊顯示器之電泳顯示層或液晶顯示器之液晶層。在另一實施例中,液晶顯示器包含一背光模組(圖未示),用以提供光源。
綜合上述可知,利用本身源極驅動器之積體電路原有資料暫存器中加入簡易邏輯電路或暫存器電路,增加判斷功能,利用比較上次輸出狀態與現在輸出狀態去做比對,調整是否更改電壓,選擇出最佳輸出方式,可藉此減少不必要的充放電損耗,並且可增加薄膜電晶體電容的充電效能。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100...源極驅動器
110...輸入單元
120...判斷單元
122...閂鎖電路
124...解碼電路
130...輸出單元
200...邏輯電路
210...反互斥或閘
220...或閘
400...驅動方法
410~450...步驟
600...顯示器
610...對向基板
620...顯示層
630...驅動基板
635...源極驅動器
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:
第1圖是依照本發明實施例繪示一種顯示器之源極驅動器的示意圖。
第2圖係繪示根據第1圖實施例之信號波形圖。
第3圖係繪示第1圖中之解碼電路中的邏輯電路的示意圖。
第4圖係繪示依照本發明之一種應用於顯示器之源極驅動器的驅動方法的流程圖。
第5a與5b圖係繪示一種顯示畫面轉換的示意圖。
第6圖係繪示依照本發明之一實施例,一種顯示器的方塊示意圖。
100...源極驅動器
110...輸入單元
120...判斷單元
122...閂鎖電路
124...解碼電路
130...輸出單元
权利要求:
Claims (11)
[1] 一種應用於顯示器之源極驅動器,其包含:一判斷單元,用以依據一閂鎖信號接收複數筆數位資料,將該些數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號,並比對該第一筆數位資料和該第二筆數位資料;其中,當該第一筆數位資料與該第二筆數位資料相同時,該判斷單元連續地輸出該第一類比信號和該第二類比信號。
[2] 如請求項1所述之源極驅動器,其中該判斷單元包含:一閂鎖電路,用以依據該閂鎖信號暫存並輸出該些數位資料;以及一解碼電路,耦接於該閂鎖電路,並用以將該些數位資料中時間上連續之該第一筆數位資料和該第二筆數位資料依序轉換為該第一類比信號和該第二類比信號,並比對該第一筆數位資料和該第二筆數位資料,其中當該第一筆數位資料與該第二筆數位資料相同時,該解碼電路連續地輸出該第一類比信號和該第二類比信號。
[3] 如請求項2所述之源極驅動器,其中當該第一筆數位資料與該第二筆數位資料相異時,該解碼電路於輸出該第一類比信號和該第二類比信號之間依據一輸出致能信號輸出一中間類比信號;其中,該中間類比信號對應之電壓位準介於該第一類比信號對應之電壓位準和該第二類比信號對應之電壓位準之間。
[4] 如請求項3所述之源極驅動器,其中該中間類比信號為一零電壓訊號。
[5] 如請求項3所述之源極驅動器,其中該解碼電路包含:一反互斥或閘,包含一第一輸入端及一第二輸入端,該第一輸入端用以接收該第一筆數位資料,該第二輸入端用以接收該第二筆數位資料;以及一或閘,包含一第三輸入端及一第四輸入端,該第三輸入端耦接於該反互斥或閘之一輸出端,該第四輸入端用以接收該輸出致能信號。
[6] 如請求項1所述之源極驅動器,更包含:一輸入單元,耦接於該判斷單元,並用以依據一控制信號暫存時間上連續之複數筆數位資料;以及一輸出單元,耦接於該判斷單元,並用以依序轉換該第一類比信號和該第二類比信號而輸出連續之一第一相對高位準類比信號和一第二相對高位準類比信號;其中,該第一相對高位準類比信號對應之電壓位準高於該第一類比信號對應之電壓位準,該第二相對高位準類比信號對應之電壓位準高於該第二類比信號對應之電壓位準。
[7] 一種顯示器,其包含:一驅動基板,包含一源極驅動器,該源極驅動器包含:一判斷單元,用以依據一閂鎖信號接收複數個數位資料,將該些數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號,並比對該第一筆數位資料和該第二筆數位資料;一對向基板;以及一顯示層,配置於該驅動基板與該對向基板之間;其中,當該第一筆數位資料與該第二筆數位資料相同時,該判斷單元連續地輸出該第一類比信號和該第二類比信號。
[8] 如請求項7所述之顯示器,其中該顯示層為電泳膠囊顯示器之電泳顯示層或液晶顯示器之液晶層。
[9] 如請求項8所述之顯示器,其中該液晶顯示器包含一背光模組,用以提供光源。
[10] 一種應用於顯示器之源極驅動器的驅動方法,其包含:依據一閂鎖信號接收複數筆數位資料;將該些數位資料中時間上連續之一第一筆數位資料和一第二筆數位資料依序轉換為一第一類比信號和一第二類比信號;比對該第一筆數位資料和該第二筆數位資料;以及當該第一筆數位資料與該第二筆數位資料相同時,連續地輸出該第一類比信號和該第二類比信號。
[11] 如請求項10所述之源極驅動器的驅動方法,更包含:當該第一筆數位資料與該第二筆數位資料相異時,於該第一類比信號和該第二類比信號之間依據一輸出致能信號輸出一中間類比信號。
类似技术:
公开号 | 公开日 | 专利标题
CN104732940B|2017-03-15|Cmos栅极驱动电路
JP4433035B2|2010-03-17|表示装置および電子機器
CN102945657B|2014-09-10|移位寄存器单元、栅极驱动电路、阵列基板和显示装置
TWI443637B|2014-07-01|在雙態觸變共同電壓期間施加電壓至資料線
US6683596B2|2004-01-27|Data line driving circuit of electro-optical panel, control method thereof, electro-optical device, and electronic apparatus
US9721522B2|2017-08-01|Array substrate including a charge sharing unit, driving method thereof, and display device
US7330066B2|2008-02-12|Reference voltage generation circuit that generates gamma voltages for liquid crystal displays
US6424331B1|2002-07-23|Driving circuit for electro-optical device, driving method therefor, DA converter, signal line driving circuit, electro-optical panel, projection type display device, and electronic equipment
CN104851403A|2015-08-19|基于氧化物半导体薄膜晶体管的goa电路
JP2005182049A|2005-07-07|表示装置及びその駆動方法
US7882411B2|2011-02-01|Shift register, data line driving circuit, scanning line driving circuit, electro-optical device, and electronic apparatus
US20110102404A1|2011-05-05|Low Power Driving Method for a Display Panel and Driving Circuit Therefor
CN103996387A|2014-08-20|液晶显示器
US8633921B2|2014-01-21|Data driving circuit and liquid crystal display device including the same
CN105448269A|2016-03-30|移位寄存器单元、栅极驱动电路及显示装置
US20110102416A1|2011-05-05|Gate Driving Circuit and Related LCD Device
TWI451395B|2014-09-01|液晶顯示器的畫素電路及其驅動方法
KR20020003497A|2002-01-12|전기 광학 패널의 구동방법, 그 데이터선 구동 회로, 전기광학 장치 및 전자기기
US20100085336A1|2010-04-08|Driving unit and display apparatus having the same
US8144098B2|2012-03-27|Dot-matrix display refresh charging/discharging control method and system
KR101885807B1|2018-08-07|액정표시장치 및 그의 차지쉐어 콘트롤방법
TWI451379B|2014-09-01|顯示器、顯示器中之源極驅動器及其驅動方法
KR101127590B1|2012-03-23|Als 드라이버 회로, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
JP5175234B2|2013-04-03|表示装置、タッチパネルおよび電子機器
JP5154198B2|2013-02-27|表示装置および電子機器
同族专利:
公开号 | 公开日
TWI451379B|2014-09-01|
US20130082995A1|2013-04-04|
CN103035206A|2013-04-10|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
US5254981A|1989-09-15|1993-10-19|Copytele, Inc.|Electrophoretic display employing gray scale capability utilizing area modulation|
JP3595153B2|1998-03-03|2004-12-02|株式会社日立ディスプレイズ|液晶表示装置および映像信号線駆動手段|
JP4785300B2|2001-09-07|2011-10-05|株式会社半導体エネルギー研究所|電気泳動型表示装置、表示装置、及び電子機器|
US8928562B2|2003-11-25|2015-01-06|E Ink Corporation|Electro-optic displays, and methods for driving same|
JP4847702B2|2004-03-16|2011-12-28|ルネサスエレクトロニクス株式会社|表示装置の駆動回路|
JP4407699B2|2007-02-02|2010-02-03|セイコーエプソン株式会社|表示装置及び電子ペーパー|
TWI335731B|2007-04-10|2011-01-01|Raydium Semiconductor Corp|Digital to analog converter and method thereof|
CN101894523B|2009-05-20|2014-07-02|元太科技工业股份有限公司|双稳态显示器驱动方法|
TWI396072B|2009-10-21|2013-05-11|Princeton Technology Corp|控制電泳顯示積體電路之控制模組與方法|
KR101069960B1|2009-12-14|2011-10-04|삼성전기주식회사|백라이트 유니트의 초기 구동 회로|
US20110181569A1|2010-01-26|2011-07-28|Wei-Ting Liu|Electro-optic display and related driving method thereof|
JP2011166555A|2010-02-12|2011-08-25|Renesas Electronics Corp|ソースドライバ及び液晶表示装置|
US9171518B2|2010-04-23|2015-10-27|Taiwan Semiconductor Manufacturing Co., Ltd.|Two-stage DAC achitecture for LCD source driver utilizing one-bit pipe DAC|
JP2013156392A|2012-01-30|2013-08-15|Semiconductor Components Industries Llc|電気泳動表示装置の駆動回路|JP6662402B2|2018-03-19|2020-03-11|セイコーエプソン株式会社|表示ドライバー、電気光学装置及び電子機器|
法律状态:
优先权:
申请号 | 申请日 | 专利标题
TW100135545A|TWI451379B|2011-09-30|2011-09-30|顯示器、顯示器中之源極驅動器及其驅動方法|TW100135545A| TWI451379B|2011-09-30|2011-09-30|顯示器、顯示器中之源極驅動器及其驅動方法|
CN2011104386981A| CN103035206A|2011-09-30|2011-12-21|显示器、显示器中的源极驱动器及其驱动方法|
US13/407,760| US20130082995A1|2011-09-30|2012-02-29|Display, source driver of display and driving method thereof|
[返回顶部]