![]() 半導體裝置、電晶體及其形成方法
专利摘要:
多重鰭板裝置包括基板及形成在基板上的複數個鰭板。源極及汲極區形成在各鰭板中。介電層形成在基板上。介電層具有第一厚度鄰近第一鰭板的一側,且具有不同於該第一厚度的一第二厚度鄰近該第一鰭板的另一側;以及一連續閘極結構,覆蓋該複數個鰭板,該連續閘極結構鄰近各鰭板的一頂表面及至少一鰭板的至少一側壁。 公开号:TW201312748A 申请号:TW100139540 申请日:2011-10-31 公开日:2013-03-16 发明作者:Chi-Wen Liu;Chao-Hsiung Wang 申请人:Taiwan Semiconductor Mfg; IPC主号:H01L29-00
专利说明:
半導體裝置、電晶體及其形成方法 本發明係有關於鰭式場效應電晶體,且特別是有關於一種多鰭板的鰭式場效應電晶體。 在高性能、小尺寸的積體電路中,鰭式場效應電晶體(Fin field effect transistor;FinFET)裝置的應用日益增加。由於其閘極圍繞在通道區的三側,鰭式場效應電晶體在小的關鍵尺寸下提供良好的通道控制。另一方面,由於鰭式場效應電晶體結構本身的特性,使得典型鰭式場效應電晶體裝置的通道寬度難以調整。既然許多裝置的性能參數,例如驅動電流(IDsat)與通道寬度有關,通道寬度無法輕易調整為典型鰭式場效應電晶體裝置的缺點。現在亟需一種鰭式場效應電晶體結構及其製造方法,可克服傳統技術中的缺點。 本發明一實施例提供一種半導體裝置,包括:一基板;複數個鰭板,形成在該基板上;源極及汲極區,形成在各該鰭板中;一介電層,形成在該基板上,該介電層具有一第一厚度鄰近一第一鰭板的一側,且具有不同於該第一厚度的一第二厚度鄰近該第一鰭板的另一側;以及一連續閘極結構,覆蓋該複數個鰭板,該連續閘極結構鄰近各鰭板的一頂表面及至少一鰭板的至少一側壁。 本發明另一實施例提供一種電晶體,包括:一第一半導體鰭板,在一介電層中,該第一半導體鰭板具有一第一側壁在該介電層上延伸一第一距離、一頂表面、以及一第二側壁在該介電層上延伸一第二距離;一第二半導體鰭板,在該介電層中,該第二鰭板具有一第側壁在該介電層上延伸該第一距離、一頂表面、以及一第二側壁在該介電層上延伸該第一距離;一閘極結構,覆蓋該第一及第二半導體鰭板,其中該閘極結構在該頂表面及至少一側壁上與該第一半導體鰭板接觸,且在該頂表面及至少一側壁上與該第二半導體鰭板接觸;一源極區,分佈在該第一及第二半導體鰭板中;以及一汲極區,分佈在該第一及第二半導體鰭板中。 本發明又一實施例提供一種電晶體的形成方法,包括:在一基板上形成複數個鰭板;在該複數個鰭板中形成源極及汲極區;在該鰭板中形成一介電層;調整該複數個鰭板之至少二個鰭板間該介電層的一厚度;以及在該鰭板及該介電層上形成一連續閘極結構。 為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下: 以下依本發明之不同特徵舉出數個不同的實施例。本發明中特定的元件及安排係為了簡化,但本發明並不以這些實施例為限。舉例而言,於第二元件上形成第一元件的描述可包括第一元件與第二元件直接接觸的實施例,亦包括具有額外的元件形成在第一元件與第二元件之間、使得第一元件與第二元件並未直接接觸的實施例。此外,為簡明起見,本發明在不同例子中以重複的元件符號及/或字母表示,但不代表所述各實施例及/或結構間具有特定的關係。 第1a圖顯示在製造鰭式場效應電晶體裝置1的中間階段的立體圖。第1b圖顯示在第1a圖中沿著線a-a的剖面圖結構。在所述實施例中,鰭式場效應電晶體1將延伸過數個鰭板,且具體而言為三個鰭板,將詳述如下。在第1a圖所顯示製程的中間階段中,在基板4上形成圖案化感光層(patterned photo-sensitive layer)2。更準確的說,圖案化感光層4,例如為光阻等,形成在硬罩幕6上,硬罩幕6則形成在氧化物墊8上,氧化物墊8則形成在基板4上。硬罩幕6可為氮化矽、氮氧化矽等。氧化物墊8則可為氧化矽,且其形成方法為已知技術。 基板4可為塊基板(bulk substrate),例如塊矽晶圓。或者,基板4可僅為化合物晶圓的上部半導體層,例如絕緣層上有矽(silicon-on-insulator)基板。在另一實施例中,基板4可為塊基板或化合物晶圓的上層,包括磊晶成長的鍺、矽鍺、Ⅲ-Ⅴ材料例如砷化鎵、砷化銦、Ⅱ-Ⅵ材料如硒化鋅(ZeSe)、硫化鋅等。藉由利用如砷化銦、硫化鋅等Ⅲ-Ⅴ或Ⅱ-Ⅵ材料的性質,可得良好的應變性質(strain properties),因此以Ⅲ-Ⅴ或Ⅱ-Ⅵ材料形成上述裝置可能特別有利。 如第2a及2b圖所示(其中第2a圖及第2b圖分別為第1a及1b剖面圖的延續),利用已知的蝕刻製程將圖案化感光層4的圖案轉移到硬罩幕6、氧化物墊8及基板4中,其詳細製程並非了解本發明所必須,故在此不重述。在此圖案轉移的製程中,圖案化感光層2可完全耗盡,如第2a及2b圖所示。在一些實施例中,圖案化感光層2並非完全耗盡,而仍保有部分圖案化感光層2,其係利用氧電漿或所謂灰化製程(ash process)加以移除。所形成的結構包括在基板4中形成複數個鰭板10。複數個鰭板10的各鰭板具有側壁,側壁的一部分大體上與基板4的主要表面正交,側壁較低的部分則並非與基板4的主要表面正交。這些鰭板10係作為所欲形成的鰭式場效應電晶體裝置1的鰭板結構。在一些實施例中,蝕刻基板4至一深度,亦即形成鰭板10至一高度,為約40nm至約80nm。在一特定實施例中,形成鰭板10的高度約60nm。 參照第3圖,氧化物層12毯覆沉積在裝置1上。可利用如化學氣相沉積製程、旋塗玻璃(spin-on-glass)製程等本領域技藝人士已知的製程步驟沉積氧化物層12,其有時可稱為淺溝槽隔離氧化物或淺溝槽隔離。在形成氧化物12之前,可選擇進行鰭板10的熱氧化,以修復在蝕刻步驟中(第2a及2b圖所示)所造成側壁的損害。 如第4a及4b圖所示,對薄氧化物層12進行化學機械研磨至與鰭板10的頂部齊平。應注意的是,圖案化硬罩幕6及圖案化氧化物墊8在化學機械研磨中被移除。化學機械研磨步驟的條件為已知技術,故為了清楚與簡化的緣故在此不重複敘述。在一些實施例中,在化學機械研磨之後,在基板4上形成複數個鰭板10的步驟可更包括一製程,其大抵選自下列所組成之群組:蝕刻鰭板至基板內、在基板上磊晶成長鰭板、及前述之組合。因此,複數個鰭板可大抵選自下列所組成之群組:磊晶材料、基板材料、及前述之組合。 第5a圖顯示製程步驟的下一個階段,其中氧化物層12更進一步的進行薄化(thinned back)。可利用各種方法使氧化物層12進行薄化。在一實施例中,藉由稀氫氟酸(diluted hydrofluoric acid;DHF)處理或氣相氫氟酸處理適當的時間,以進行氧化物層12的薄化。應注意氧化物層12係選擇性的薄化,如標記A(係指氧化物層12未被薄化的部分)及標記B(係指氧化物層12被薄化的部分)所示。可藉由在回蝕製程中,利用保護層如光阻層覆蓋在氧化物層12上,以達到上述選擇性薄化。 在第5b圖所示實施例中,鰭板10在基板4的表面上延伸一距離H,且在氧化物層12的薄化部分B上延伸一距離h。在實施例中,在B區中1/4<h/H<1/3。在B區中氧化物層12上鰭板10上述延伸的比例可提供較佳的通道寬度,詳述如下。 接著,在三個鰭板10上形成單一連續的閘極結構,如第6a及6b圖所示。在第6a圖中也顯示在各鰭板10中形成源極區S及汲極區D。在一實施例中,形成源極及汲極區包括在各鰭板中摻雜摻質。在另一實施例中,源極及汲極區的形成包括蝕刻鰭板至基板中,以及在基板上磊晶成長源極及汲極區。本領域技藝人士了解可利用多個製程步驟形成閘極結構14,其中包括形成並圖案化閘極介電質,以及形成並圖案化閘極電極。本發明並不需要了解上述詳情,且閘極介電質及閘電極此後統稱為閘極結構14。同樣的,形成摻雜的源極及汲極區為已知技術,故為了簡化起見在此不重複詳述。在此實施例中,第一金屬層可連續且覆蓋三個源極區,以形成鰭式場效應電晶體裝置的源極區。此外,第二金屬層可為連續且覆蓋三個汲極區,以形成鰭式場效應電晶體裝置的汲極區。 本領域技藝人士應可了解通道長度及通道寬度為電晶體的兩個重要參數,包括如裝置1所示的鰭式場效應電晶體裝置。通道長度大體上相等於源極S及汲極D區之間的距離。在上述實施例中,使用多個鰭板,且特定的多個鰭板具有不同的高度而造成各鰭板間氧化物層12的厚度不同,其通道長度不會被影響。亦即,在各鰭板間氧化物層12的不同厚度,不會影響源極S及汲極D之間的距離或通道長度。通道長度會影響電晶體的性能,例如開關速度。 通道寬度也會影響裝置性能,例如裝置的驅動電流。在一實施例中,可藉由調整通道寬度來微調IDSAT。藉由鰭板間氧化物層12的不同厚度,造成在氧化物層上不同的鰭板高度,因此可調整所形成鰭式場效應電晶體的整體通道寬度。此將於第6c至6f圖中更詳細的解釋。 首先參照第6c圖,顯示一實施例的最終結構,其中在各鰭板10間氧化物層12沒有被回蝕。在此實施例中,整體通道寬度(在形成閘極結構14後)將相等於鰭板10的厚度t。在此實施例中,三個鰭板10聚集形成鰭式場效應電晶體裝置(亦即,單一閘極結構14連續且覆蓋在三個鰭板10上,如第6b圖所示),其整體通道寬度可相等於3t。此結構有效等於平面電晶體裝置。相反的,第6d圖顯示其他實施例的最終結構,其中所有鰭板10間的氧化物層12都被一致的回蝕。在此實施例中,整體的通道寬度會相等於各鰭板的厚度t加上兩倍的各鰭板高度h(由於閘極結構會覆蓋各鰭板的兩個側壁,各側壁各具有高度h,鰭板的頂部具有厚度t)。在上述實施例中,通道寬度相等於3t+6h。雖然上述結構可有利於形成三個鰭板,例如在相同面積中與平面電晶體具有類似的性質,多的鰭板結構可能會造成過多的驅動電流,其可能對裝置性能有負面的影響。 第6e圖顯示另一實施例結構,其中藉由各鰭板間氧化物層12不同的厚度以調整驅動電流。應注意在第6e圖所示實施例中,例如回蝕一對鰭板10(左側及中間鰭板)間的氧化物層12,但並未回蝕另一對鰭板(右側及中間鰭板)10間的氧化物層12。在此實施例中,由於鰭板只有兩個側壁暴露並被閘極結構14覆蓋(未顯示,但顯示於第6b圖中),因此所形成結構的驅動電流將為3t+2h。 第6f圖顯示又一實施例,其中在兩對鰭板間的閘極氧化物12都被回蝕,然而並沒有回蝕外側鰭板的外側邊緣。在此實施例中,整體通道寬度為3t+4h。本領域技藝人士應了解可利用調整氧化物層12的厚度及各鰭板10的寬度形成各種其他結構,以微調通道寬度。 在第6圖所示的實施例中(其中包括第6a至6f圖),氧化物層12在一些區域(區域B)中被蝕刻或在其他區域(區域A)中完整保留而未蝕刻。在其他實施例中,藉由回蝕特定區域中第一數量之氧化物層12,並回蝕其他區域中比第一數量更多的第二數量之氧化物層12,以進行更進一步的微調。第7a及7b圖即顯示上述實施例。 第7a圖顯示一實施例的立體圖,第7b圖顯示一實施例的剖面圖,其中,在第一回蝕步驟中,保護標記為C部分的氧化物層12(例如覆蓋有光阻、硬罩幕、犧牲層等),而部分回蝕標記為E部分的氧化物層12。在下一製程步驟中,暴露出C部分,並進一步回蝕氧化物層12,包括C及E部分,蝕刻至第7a及7b圖所示程度。在此實施例中,最左側的鰭板10在氧化物層12上延伸一高度h2,而最右側的兩個鰭板在相對的外側側壁上氧化物層12上延伸一高度h2(因氧化物層12在鰭板的外側區域的厚度為”E”),且在相對的側壁內側具有厚度”C”的氧化物層12上具有較小的高度h1。假設鰭板10具有厚度t,則在第7圖中的整體通道寬度為3t+4h2+2h1。 雖然本發明各實施例及優點詳述如上,但應了解可進行各種變化、取代、或替換而仍未脫離本發明之精神與範疇內。例如,雖然顯示鰭式場效應電晶體裝置延伸過三個鰭板,本發明也可應用延伸過二個鰭板、四個鰭板、或更多鰭板的鰭式場效應電晶體裝置。相同的,其他多重閘極裝置也在本發明之範疇,如w-閘極裝置、Ω-閘極裝置等。此外,可更由前述二個回蝕製程延伸出三個回蝕製程,以進一步的微調通道長度,其中氧化物層12可具有三種不同高度,使得鰭板具有三種不同鰭板側壁高度。此教示可更藉由增加額外的回蝕及罩幕步驟,進一步延伸出四種或更多種不同氧化物層的厚度。應了解本發明利用蝕刻進入基板所形成的鰭板的技術,也可應用於磊晶成長的鰭板。 雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。 1...鰭式場效應電晶體 4...基板 2...圖案化感光層 6...硬罩幕 8...氧化物墊 10...鰭板 12...氧化物層 A、B、C、E...標記 H、h...距離 S...源極 D...汲極 14...閘極結構 t...厚度 h1、h2...高度 第1a-1b、2a-2b、3a-3b、4a-4b、5a-5b、6a-6b圖顯示一實施例1的各製造階段。 第6c-6f圖顯示在另一實施例中調整介電層的厚度。 第7a-7b圖分別顯示另一實施例中在第6c-6f圖所示結構。 4...基板 10...鰭板 12...氧化物層 C、E...標記 H...距離 t...厚度 h1、h2...高度
权利要求:
Claims (10) [1] 一種半導體裝置,包括:一基板;複數個鰭板,形成在該基板上;源極及汲極區,形成在各該鰭板中;一介電層,形成在該基板上,該介電層具有一第一厚度鄰近一第一鰭板的一側,且具有不同於該第一厚度的一第二厚度鄰近該第一鰭板的另一側;以及一連續閘極結構,於該複數個鰭板上,該連續閘極結構鄰近各鰭板的一頂表面及至少一鰭板的至少一側壁。 [2] 如申請專利範圍第1項所述之半導體裝置,包括:該第一鰭板,具有被該介電層覆蓋的一第一側壁,以及延伸至該介電層上的一第二側壁;一第二鰭板,具有一第一側壁及一第二側壁皆延伸至該介電層上;以及其中該閘極結構順應的在該第一鰭板的該第二側壁以及該第二鰭板的該第一及該第二側壁上。 [3] 如申請專利範圍第1項所述之半導體裝置,其中該複數個鰭板的各鰭板具有一厚度為t的頂表面,且在該介電層上具有至少一高度為h的側壁,其中一通道形成在該複數個鰭板中,該通道具有由厚度t的總合及高度h的總合所定義的通道寬度。 [4] 如申請專利範圍第1項所述之半導體裝置,其中該複數個鰭板的至少一鰭板具有延伸至該介電層上的二側壁。 [5] 如申請專利範圍第1項所述之半導體裝置,其中該介電層的該第一厚度相等於該基板上該鰭板的一高度。 [6] 如申請專利範圍第1項所述之半導體裝置,其中該複數個鰭板的各鰭板具有一側壁,該側壁的一部分大體上與該基板的一主要表面正交,且該側壁的一較低的部分與該基板的該主要表面並未正交。 [7] 一種電晶體,包括:一第一半導體鰭板,在一介電層中,該第一半導體鰭板具有一第一側壁在該介電層上延伸一第一距離、一頂表面、以及一第二側壁在該介電層上延伸一第二距離;一第二半導體鰭板,在該介電層中,該第二鰭板具有一第一側壁在該介電層上延伸該第一距離、一頂表面、以及一第二側壁在該介電層上延伸該第一距離;一閘極結構,於該第一及第二半導體鰭板上,其中該閘極結構在該頂表面及至少一側壁上與該第一半導體鰭板接觸,且在該頂表面及至少一側壁上與該第二半導體鰭板接觸;一源極區,分佈在該第一及第二半導體鰭板中;以及一汲極區,分佈在該第一及第二半導體鰭板中。 [8] 如申請專利範圍第7項所述之電晶體,更包括一第三半導體鰭板在該介電層中,該第三半導體鰭板具有一第一側壁在該介電層上延伸該第一距離、一頂表面、以及一第二側壁在該介電層上延伸該第一距離。 [9] 如申請專利範圍第7項所述之電晶體,其中該電晶體包括在該第一及第二鰭板中的一通道區域,其中該通道區域具有一通道寬度,該通道寬度相等於該二個頂表面厚度的總合以及該距離的總合,其中該第二半導體鰭板的第一及第二側壁延伸至該介電層上。 [10] 一種電晶體的形成方法,包括:在一基板上形成複數個鰭板;在該複數個鰭板中形成源極及汲極區;在該些鰭板間形成一介電層;調整該些鰭板之至少二個鰭板間該介電層的一厚度;以及在該鰭板及該介電層上形成一連續閘極結構。
类似技术:
公开号 | 公开日 | 专利标题 TWI500154B|2015-09-11|半導體裝置、電晶體及其形成方法 KR101393917B1|2014-05-12|Cmos 디바이스 및 그 형성 방법 US9536772B2|2017-01-03|Fin structure of semiconductor device US8633516B1|2014-01-21|Source/drain stack stressor for semiconductor device TWI509736B|2015-11-21|半導體結構及其形成方法 US9130058B2|2015-09-08|Forming crown active regions for FinFETs US8936986B2|2015-01-20|Methods of forming finfet devices with a shared gate structure KR101718191B1|2017-03-20|핀형 전계효과 트랜지스터 구조체와 그 형성방법 US10991795B2|2021-04-27|Semiconductor device and manufacturing method thereof TWI699885B|2020-07-21|半導體結構與其製作方法 US8497198B2|2013-07-30|Semiconductor process TWI660461B|2019-05-21|半導體元件及其製作方法 CN105304490B|2020-09-15|半导体结构的制作方法 US10141429B2|2018-11-27|FinFET having isolation structure and method of forming the same US20150108582A1|2015-04-23|Finfet having doped region and method of forming the same TW201806158A|2018-02-16|位在矽覆絕緣層上的鰭狀場效電晶體及其形成方法 TWI703732B|2020-09-01|一種製作半導體元件的方法 TWI707403B|2020-10-11|半導體元件及其製作方法
同族专利:
公开号 | 公开日 US9893061B2|2018-02-13| TWI500154B|2015-09-11| KR20130025314A|2013-03-11| KR101363216B1|2014-02-12| US20190123047A1|2019-04-25| US20130273705A1|2013-10-17| US20130056826A1|2013-03-07| US9287385B2|2016-03-15| US10679990B2|2020-06-09| US20160225765A1|2016-08-04| US9312363B2|2016-04-12| US10157920B2|2018-12-18| CN102969353B|2017-04-05| US20180151566A1|2018-05-31| CN102969353A|2013-03-13|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 TWI575612B|2015-04-30|2017-03-21|台灣積體電路製造股份有限公司|鰭狀場效電晶體裝置與其形成方法| TWI673877B|2014-12-23|2019-10-01|美商英特爾股份有限公司|以深寬比溝槽為基的製程形成的均勻的層|US6757854B1|1999-09-16|2004-06-29|Lsi Logic Corporation|Detecting faults in dual port FIFO memories| KR100323140B1|2000-01-17|2002-02-06|윤종용|낸드형 플래쉬 메모리소자 및 그 제조방법| US6703661B2|2001-12-27|2004-03-09|Ching-Yuan Wu|Contactless NOR-type memory array and its fabrication methods| US6642090B1|2002-06-03|2003-11-04|International Business Machines Corporation|Fin FET devices from bulk semiconductor and method for forming| US6787854B1|2003-03-12|2004-09-07|Advanced Micro Devices, Inc.|Method for forming a fin in a finFET device| US6909151B2|2003-06-27|2005-06-21|Intel Corporation|Nonplanar device with stress incorporation layer and method of fabrication| KR100587672B1|2004-02-02|2006-06-08|삼성전자주식회사|다마신 공법을 이용한 핀 트랜지스터 형성방법| KR20050083305A|2004-02-23|2005-08-26|삼성전자주식회사|핀 전계효과 트랜지스터의 제조방법| KR100576361B1|2004-03-23|2006-05-03|삼성전자주식회사|3차원 시모스 전계효과 트랜지스터 및 그것을 제조하는 방법| US7154118B2|2004-03-31|2006-12-26|Intel Corporation|Bulk non-planar transistor having strained enhanced mobility and methods of fabrication| US7564105B2|2004-04-24|2009-07-21|Taiwan Semiconductor Manufacturing Co., Ltd.|Quasi-plannar and FinFET-like transistors on bulk silicon| US7279375B2|2005-06-30|2007-10-09|Intel Corporation|Block contact architectures for nanoscale channel transistors| US7381649B2|2005-07-29|2008-06-03|Taiwan Semiconductor Manufacturing Company, Ltd.|Structure for a multiple-gate FET device and a method for its fabrication| KR100657969B1|2005-08-30|2006-12-14|삼성전자주식회사|한 쌍의 핀-타입 채널 영역들에 대응하는 단일 게이트전극을 갖는 반도체 소자의 제조 방법| US7479421B2|2005-09-28|2009-01-20|Intel Corporation|Process for integrating planar and non-planar CMOS transistors on a bulk substrate and article made thereby| US7575975B2|2005-10-31|2009-08-18|Freescale Semiconductor, Inc.|Method for forming a planar and vertical semiconductor structure having a strained semiconductor layer| US7449373B2|2006-03-31|2008-11-11|Intel Corporation|Method of ion implanting for tri-gate devices| KR100785018B1|2006-06-09|2007-12-12|삼성전자주식회사|핀들에 비스듬한 각도로 신장하는 제어 게이트 전극을 갖는비휘발성 메모리 소자| US7622373B2|2006-12-22|2009-11-24|Spansion Llc|Memory device having implanted oxide to block electron drift, and method of manufacturing the same| US7560785B2|2007-04-27|2009-07-14|Taiwan Semiconductor Manufacturing Company, Ltd.|Semiconductor device having multiple fin heights| US8174073B2|2007-05-30|2012-05-08|Taiwan Semiconductor Manufacturing Co., Ltd.|Integrated circuit structures with multiple FinFETs| KR101263648B1|2007-08-31|2013-05-21|삼성전자주식회사|핀 전계 효과 트랜지스터 및 그 제조 방법.| US8022478B2|2008-02-19|2011-09-20|International Business Machines Corporation|Method of forming a multi-fin multi-gate field effect transistor with tailored drive current| US8106459B2|2008-05-06|2012-01-31|Taiwan Semiconductor Manufacturing Company, Ltd.|FinFETs having dielectric punch-through stoppers| US8098529B2|2009-03-11|2012-01-17|Micron Technology, Inc.|Memory device having buried boosting plate and methods of operating the same| US8519481B2|2009-10-14|2013-08-27|Taiwan Semiconductor Manufacturing Company, Ltd.|Voids in STI regions for forming bulk FinFETs| US8653608B2|2009-10-27|2014-02-18|Taiwan Semiconductor Manufacturing Company, Ltd.|FinFET design with reduced current crowding| US20110147848A1|2009-12-23|2011-06-23|Kuhn Kelin J|Multiple transistor fin heights| US9287385B2|2011-09-01|2016-03-15|Taiwan Semiconductor Manufacturing Company, Ltd.|Multi-fin device and method of making same|US9287385B2|2011-09-01|2016-03-15|Taiwan Semiconductor Manufacturing Company, Ltd.|Multi-fin device and method of making same| US8659097B2|2012-01-16|2014-02-25|Taiwan Semiconductor Manufacturing Company, Ltd.|Control fin heights in FinFET structures| US8470714B1|2012-05-22|2013-06-25|United Microelectronics Corp.|Method of forming fin structures in integrated circuits| US9159832B2|2013-03-08|2015-10-13|Taiwan Semiconductor Manufacturing Company, Ltd.|Semiconductor fin structures and methods for forming the same| US9530654B2|2013-04-15|2016-12-27|Globalfoundaries Inc.|FINFET fin height control| CN204138341U|2013-04-18|2015-02-04|崔波|硅衬底上的硅柱阵列| US8957478B2|2013-06-24|2015-02-17|International Business Machines Corporation|Semiconductor device including source/drain formed on bulk and gate channel formed on oxide layer| KR102073967B1|2013-07-30|2020-03-02|삼성전자주식회사|전계 효과 트랜지스터를 포함하는 반도체 소자| KR102072410B1|2013-08-07|2020-02-03|삼성전자 주식회사|반도체 장치 및 그 제조 방법| US9299843B2|2013-11-13|2016-03-29|United Microelectronics Corp.|Semiconductor structure and manufacturing method thereof| TWI552232B|2013-11-25|2016-10-01|Nat Applied Res Laboratories|The Method and Structure of Fin - type Field Effect Transistor| US9184087B2|2013-12-27|2015-11-10|Taiwan Semiconductor Manufacturing Co., Ltd.|Mechanisms for forming FinFETs with different fin heights| CN104795332B|2014-01-21|2018-02-16|中芯国际集成电路制造有限公司|鳍式场效应晶体管的形成方法| CN103871897A|2014-02-21|2014-06-18|上海华力微电子有限公司|一种应用于finfet结构的化学机械研磨方法| US9773869B2|2014-03-12|2017-09-26|Samsung Electronics Co., Ltd.|Semiconductor device and method of fabricating the same| KR102245133B1|2014-10-13|2021-04-28|삼성전자 주식회사|이종 게이트 구조의 finFET를 구비한 반도체 소자 및 그 제조방법| US9343370B1|2014-11-28|2016-05-17|Samsung Electronics Co., Ltd.|Method for fabricating semiconductor device| US9412814B2|2014-12-24|2016-08-09|Taiwan Semiconductor Manufacturing Co., Ltd.|Structure and formation method of FinFET device| KR102274750B1|2015-01-27|2021-07-07|삼성전자주식회사|반도체 장치 제조 방법| US9899268B2|2015-03-11|2018-02-20|Globalfoundries Inc.|Cap layer for spacer-constrained epitaxially grown material on fins of a FinFET device| KR102352155B1|2015-04-02|2022-01-17|삼성전자주식회사|반도체 소자 및 그 제조방법| US10593801B2|2015-04-10|2020-03-17|Samsung Electronics Co., Ltd.|Semiconductor devices and methods of fabricating the same| KR102328564B1|2015-04-14|2021-11-18|삼성전자주식회사|반도체 장치 및 그 제조 방법| US9905467B2|2015-09-04|2018-02-27|Taiwan Semiconductor Manufacturing Company, Ltd.|Semiconductor device and manufacturing method thereof| US9666474B2|2015-10-30|2017-05-30|International Business Machines Corporation|Uniform dielectric recess depth during fin reveal| US9773871B2|2015-11-16|2017-09-26|Taiwan Semiconductor Manufacturing Co., Ltd.|Fin field effect transistor and method for fabricating the same| US9620503B1|2015-11-16|2017-04-11|Taiwan Semiconductor Manufacturing Co., Ltd.|Fin field effect transistor and method for fabricating the same| KR102308747B1|2015-12-03|2021-10-05|삼성전자주식회사|반도체 장치| EP3182461A1|2015-12-16|2017-06-21|IMEC vzw|Method for fabricating finfet technology with locally higher fin-to-fin pitch| US9837404B2|2016-03-28|2017-12-05|Globalfoundries Inc.|Methods, apparatus and system for STI recess control for highly scaled finFET devices| US10032869B2|2016-08-17|2018-07-24|Taiwan Semiconductor Manufacturing Company, Ltd.|Fin field effect transistordevice having position-dependent heat generation and method of making the same| US10224414B2|2016-12-16|2019-03-05|Lam Research Corporation|Method for providing a low-k spacer| CN207396531U|2017-01-31|2018-05-22|杭州探真纳米科技有限公司|一种悬臂末端纳米探针| JP2020057735A|2018-10-04|2020-04-09|ルネサスエレクトロニクス株式会社|半導体装置およびその製造方法| US10707207B1|2019-02-15|2020-07-07|Globalfoundries Inc.|Method, apparatus, and system for improved gate connections on isolation structures in FinFET devices| US11075266B2|2019-04-29|2021-07-27|International Business Machines Corporation|Vertically stacked fin semiconductor devices|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 US13/223,682|US9287385B2|2011-09-01|2011-09-01|Multi-fin device and method of making same| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|